FPGA

我要报错
FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。
  • 基于FPGA的人工神经网络实现方法的研究

    基于FPGA的神经网络实现方法已成为实际实时应用神经网络的一种途径。本文就十多年来基于FPGA的ANN实现作一个系统的总结,例举关键的技术问题,给出详细的数据分析,引用相关的最新研究成果,对不同的实现方法和思想进行讨论分析,并说明存在的问题以及改善方法,强调神经网络FPGA实现的发展方向和潜力及提出自己的想法。另外,还指出基于FPGA实现神经网络存在的瓶颈制约,最后对今后的研究趋势作出估计。

  • 硬件求职笔试题 IC设计基础

    IC设计基础(流程、工艺、版图、器件)1、我们公司的产品是集成电路,请描述一下你对集成电路的认识,列举一些与集成电路相关的内容(如讲清楚模拟、数字、双极型、CMOS、MCU、RISC、CISC、DSP、ASIC、FPGA等的概念)

  • EasyPath-6 FPGA(赛灵思)

    赛灵思公司宣布隆重推出EasyPath-6 FPGA,该产品为高性能 FPGA 进入量产器件提供了六周内即可实现的总成本最低、风险最小的的解决方案, 在所有FPGA降低成本解决方案中转入量产时间最快。新款 EasyPath FPGA 无最低订

  • 基于FPGA的FIFO设计和应用

    为实现目标识别与跟踪的应用目的,在基于TMS320DM642的FIFO基础上扩展存储空间,提出一种基于FPGA实现SDRAM控制器的方法。分析所用SDRAM的特点和工作原理,介绍FPGA中SDRAM控制器的组成和工作流程,给出应用中读SDRAM的时序图。FPGA采用模块化设计,增强SDRAM控制器的通用性,更方便地满足实际需求。

  • 基于FPGA玻璃缺陷图像采集处理系统

    在进行图像采集过程中,重点需要解决采集系统的实时性问题。而这里选用的多线阵CCD拼接图像的采集方法势必导致在低级算法阶段会产生极大的数据流,应用一个高速的嵌入式处理模块则能很好地完成图像处理的低级算法部分。在此分析了玻璃缺陷采集处理系统的工作过程,对系统内存控制做了详细的描述,并在FPGA内实现了图像的低级处理,从而使计算机从低级处理的大量数据中解脱出来。

  • 基于AD7543和FPGA的数/模转换电路设计

    设计基于AD7543和FPGA的数/模转换电路,介绍AD7543的主要特点、封装形式、引脚功能和工作原理,设计基于AD7543转换芯片的具体的数/模转换硬件电路,利用Verilog HDL语言描述AD7543的控制时序,并给出具体的Veril-og HDL代码及其仿真结果。实践结果表明,该设计可行,可取代传统的“CPU+专用的数/模转换(D/A)芯片”设计结构,可进一步提高系统的可靠性和抗干扰能力。

  • 基于FPGA嵌入式的多比特自相关器设计

    该设计利用FPGA的嵌入式软核NiosⅡ处理器,通过嵌入式操作系统μC/OS-Ⅱ,实现了在FPGA内的自相关计算器;利用FPGA强大的并行运算功能和自带存储器实现的“乒乓”RAM,通过软核NiosⅡ输出控制字实时切换调用两个“乒乓”RAM的存储和读取功能,使之同时完成对采集数据的缓冲存储和向乘法器提供计算数据的功能,使芯片的整个数字处理链路连续化。另外,采用多比特进行自相关运算较之于现在天文台使用的1 b量化自相关器,能有效地提高SNR退化比。

  • 基于FPGA的PC/104-CAN通讯板设计

    0 引 言 PC/104嵌入式控制PC出现于20世纪80年代末,并于1992年形成IEEEP966.1标准。它一方面继承了PC的所有资源,另一方面又对PC的各个方面做了优化设计,使其与IBM PC完全兼容,并具有体积小,功耗低,工作

  • LS码及其FPGA的实现

    0 引 言 众所周知,在二元域、有限域以及复数域都不存在理想的地址码,如m序列、Gold序列以及Walsh码的相关性都不理想,这使得采用传统扩频码的CDMA系统是一个自干扰系统,需要采用联合检测技术、智能天线技术

  • 基于FPGA的激光无线通信精跟踪系统

    0 引 言 以大气作为传输介质,激光作为信息载体进行无线通信时,空一地激光无线通信是激光无线通信的一种常见形式,信标光的准确捕获、瞄准与跟踪(Acquisition,Pointing and Tracking,APT)是其关键技术,AP

  • 基于FPGA的FIFO设计和应用

    为实现目标识别与跟踪的应用目的,在基于TMS320DM642的FIFO基础上扩展存储空间,提出一种基于FPGA实现SDRAM控制器的方法。分析所用SDRAM的特点和工作原理,介绍FPGA中SDRAM控制器的组成和工作流程,给出应用中读SDRAM的时序图。FPGA采用模块化设计,增强SDRAM控制器的通用性,更方便地满足实际需求。

  • 基于FPGA玻璃缺陷图像采集处理系统

    在进行图像采集过程中,重点需要解决采集系统的实时性问题。而这里选用的多线阵CCD拼接图像的采集方法势必导致在低级算法阶段会产生极大的数据流,应用一个高速的嵌入式处理模块则能很好地完成图像处理的低级算法部分。在此分析了玻璃缺陷采集处理系统的工作过程,对系统内存控制做了详细的描述,并在FPGA内实现了图像的低级处理,从而使计算机从低级处理的大量数据中解脱出来。

  • 基于FPGA嵌入式的多比特自相关器设计

    该设计利用FPGA的嵌入式软核NiosⅡ处理器,通过嵌入式操作系统μC/OS-Ⅱ,实现了在FPGA内的自相关计算器;利用FPGA强大的并行运算功能和自带存储器实现的“乒乓”RAM,通过软核NiosⅡ输出控制字实时切换调用两个“乒乓”RAM的存储和读取功能,使之同时完成对采集数据的缓冲存储和向乘法器提供计算数据的功能,使芯片的整个数字处理链路连续化。另外,采用多比特进行自相关运算较之于现在天文台使用的1 b量化自相关器,能有效地提高SNR退化比。

  • 基于FPGA嵌入式的多比特自相关器设计

    基于FPGA嵌入式的多比特自相关器设计

  • S2C公司ASIC原型设计工具获炬力半导体采用

    S2C公司近日宣布,S2C公司的ASIC原型的硬件和软件正式被炬力半导体公司采用在其芯片设计流程中。炬力使用S2C的Virtex-5 TAI Logic Module,一种基于FPGA的原型系统,以及TAI Player Pro软件加速SoC设计创造,验证及在

  • 基于FPGA的改进型分组交织器的设计与实现

    Turbo码是由法国人Berrou于1993年提出的一种性能优越的信道编码方案[1],其应用已逐步推广到卫星通信、移动通信和计算机通信等领域。交织器作为Turbo码编码器中的重要组成部分,在Turbo码的性能中起着至关重要

  • Altera Cyclone IV FPGA,助力低成本市场应用

    市场变化正在推动着高带宽的进一步发展,尤其在消费类视频显示领域。一方面,新的技术不断涌现,高清晰度视频、3D立体视频不仅需要更高的带宽,同时,成本也变得更加敏感。在过去的两年里,液晶电视,高清晰度液晶显

  • Cyclone IV FPGA(Altera)

    Altera拓展其成功的CycloneFPGA系列并延续其收发器技术领先优势,于今天发布Cyclone IV FPGA新系列。在移动视频、语音和数据访问以及高质量3D图像对低成本带宽需求的推动下,Cyclone IV FPGA系列增加了对主流串行协

  • 炬力半导体正式采用S2C ASIC原型设计工具

    关键字: 炬力半导体 S2C ASIC Virtex-5 TAI Logic Module S2C公司宣布, S2C公司的ASIC原型的硬件和软件正式被炬力半导体公司采用在其芯片设计流程中。炬力使用S2C的Virtex-5 TAI Logic Module,一种基于FPGA的原