芯来RISC-V内核大热,道生物联推出无线终端SoC芯片
扫描二维码
随时随地手机看文章
芯来科技助力道生物联发布基于RISC-V内核的TurMass™标准无线终端SoC芯片—TK8610。该芯片产品采用芯来科技RISC-V N200系列处理器内核。芯来N200系列处理器内核,N200系列32位超低功耗RISC-V处理器为物联网IoT终端设备的感知、连接、控制以及轻量级智能应用而设计。非常适合对标ARM Cortex-M0/M0+/M3/M23等内核,应用于MCU和 IoT低功耗领域。
RISC-V(读作“RISC-FIVE”)是基于精简指令集计算(RISC)原理建立的开放指令集架构(ISA),V表示为第五代RISC(精简指令集计算机),表示此前已经四代RISC处理器原型芯片。每一代RISC处理器都是在同一人带领下完成,那就是加州大学伯克利分校的David A. Patterson教授。与大多数ISA相反,RISC-V ISA可以免费地用于所有希望的设备中,允许任何人设计、制造和销售RISC-V芯片和软件。图1展示了此前的四代RISC处理器原型芯片。它虽然不是第一个开源的的指令集(ISA),但它很重要,因为它第一个被设计成可以根据具体场景可以选择适合的指令集的指令集架构。基于RISC-V指令集架构可以设计服务器CPU,家用电器cpu,工控cpu和用在比指头小的传感器中的cpu。
上海道生物联技术有限公司于2019年09月25日成立。法定代表人何辉,公司经营范围包括:信息系统集成和物联网技术服务,集成电路芯片设计及服务,物联网设备制造,通信设备零售,通信设备制造,软件开发,应用软件开发等。2021年12月9日,由物联网智库主办的“智微见著·踏物寻机”中国 AIoT 产业年会在深圳举行,AIoT 产业链中的代表性企业齐聚一堂,会上揭晓了 2021 AIoT 新维奖,道生物联研发国产自主 LPWAN 技术——TurMass,荣登企业创新力榜单。TurMass 是世界上首个将 mMIMO 应用于 LPWAN 的通信系统,并采用了 Polar 码和 mGFRA(基于 mMIMO 的免许可随机接入)等先进核心技术和领先的系统架构,可实现系统容量比现有技术上百倍的提升,同时在速率、覆盖、组网灵活性和成本等方面也具有突出的优势,可使物联网设备拥有更长生命周期,降低投资成本,带来规模经济效应。道生物联作为研发国产芯片的科技企业,将继续通过中国芯赋能社会,助力企业数字化转型,使产品物联更智慧更安全更可控,不断为市场提供更优秀的产品。在当代局势中坚持创新发展,促进我国集成电路产业的生态建设,期待更多优秀的民族IC技术企业一起崛起!
芯来科技(Nuclei System Technology)是本土RISC-V生态引领者,2018年在武汉光谷成立,随后在北京,上海,西安设立分公司,是中国大陆首家专业RISC-V处理器内核IP和解决方案公司。自研推出的RISC-V处理器IP已授权多家知名芯片公司进行量产,实测结果达到业界一流指标除了继续推进RISC-V处理器IP之外,芯来科技将围绕核心处理器IP产品,开发全矩阵IP平台,赋能整个芯片设计产业。除了自研IP外,芯来科技结合合作伙伴的产品,为客户提供完整的芯片解决方案。
近日,芯华章科技正式宣布与国内RISC-V处理器IP供应商芯来科技达成战略合作。芯来科技将正式采用芯华章自主研发的新一代智能验证系统穹景 (GalaxPSS)及数字仿真器穹鼎 (GalaxSim)等系列EDA验证产品,加速新一代复杂RISC-V处理器IP的设计研发。目前复杂CPU IP由于集成度高,其中各种模块互联复杂、测试功能点繁多,如果仅仅依靠工程师手写各种测试用例,验证周期冗长且效率低下。在高性能CPU设计的复杂场景下,单靠UVM也很难真正高效地产生有针对性的场景激励,且不同工具间兼容性差,极大限制了验证效率的提升。芯华章聚集全球EDA行业精英和尖端科技领域人才,以智能调试、智能编译、智能验证座舱为三大基座,提供全面覆盖数字芯片验证需求的五大产品线,包括:硬件仿真系统、FPGA原型验证系统、智能验证、形式验证以及逻辑仿真,为合作伙伴提供开创性的芯片验证解决方案与专家级顾问服务。 同时,芯华章致力于面向未来的EDA 2.0 软件和智能化电子设计平台的研究与开发,以技术革新加速芯片创新效率,让芯片设计更简单、更普惠。