RISC-V是新风向?睿思芯科发布首款RISC-V向量DSP芯片
扫描二维码
随时随地手机看文章
6月20日消息,RISC-V公司“睿思芯科”今天宣布,推出其高性能RISC-V向量处理器,首个落地场景为DSP。本次其发布的新一代RiVAI V系列DSP IP,首次将向量处理器引入专业音频DSP领域,瞄准高品质音视频需求,是全球首个面向专业音频市场的高性能RISC-V处理器产品。
睿思芯科(RiVAI)创始人兼CEO谭章熹博士表示,“RISC-V架构有极大潜力用于开发串行向量并行的高性能处理器,本次发布的新一代RiVAI V系列DSP IP,证实了这一技术突破应用在DSP领域时的优秀表现,和睿思芯科将先进的芯片技术落地的能力。”
“我们推出RISC-V DSP产品,不是要对标ARM架构的产品,而是要做Arm之前做不了的事情。”谭章熹告诉钛媒体App,RISC-V诞生之初,可以应用于垂直领域。而此次切入向量,将RISC-V应用于音频DSP领域,就是一个很好的验证。
在谭章熹看来,一直以来,高性能处理器真正落地应用时对开发人员的挑战往往较高,而睿思芯科团队基于RISC-V架构,提供了完备的工具链与生态系统——自主研发的GCC/LLVM编译器、丰富全面的SDK(DSP算法库、数学库、NN库等)以及成熟的IDE开发环境和调试手段——保证软件开发人员使用时能够得心应手,也能做到快速移植。
RISC-V(读作“RISC-FIVE”)是基于精简指令集计算(RISC)原理建立的开放指令集架构(ISA),V表示为第五代RISC(精简指令集计算机),表示此前已经有四代RISC处理器原型芯片。每一代RISC处理器都是在同一人带领下完成,那就是加州大学伯克利分校的David A. Patterson教授。与大多数ISA相反,RISC-V ISA可以免费地用于所有希望的设备中,允许任何人设计、制造和销售RISC-V芯片和软件。图1展示了此前的四代RISC处理器原型芯片。它虽然不是第一个开源的指令集(ISA),但它很重要,因为它是第一个被设计成可以根据具体场景、可以选择适合的指令集的指令集架构。基于RISC-V指令集架构可以设计服务器CPU,家用电器cpu,工控cpu和用在比指头小的传感器中的cpu。对指令集使用,RISC-V基金会不收取高额的授权费。开源采用宽松的BSD协议,企业完全自由免费使用,同时也容许企业添加自有指令集拓展而不必开放共享以实现差异化发展。
作为x86和ARM的新兴竞争对手,RISC-V一直以免费、模块化等特性抢占低端硬件市场。据theregister报导,目前RISC-V International正在努力为RISC-V设计对应的开源GPU。RISC-V首席技术官Mark Himelstein宣称明年RISC-V的特殊兴趣小组将重点关注对着色器和高级矩阵运算的扩展。
Think Silicon将在2022年Embedded World上展示业界首款基于 RISC-V 的 GPU,命名为NEOX™ G系列和A系列。同时还将推出 NEMA®|pico-VG,这是用于MCU驱动的 SoC 的 NEMA®|GPU 系列的最新产品,它支持丰富的矢量图形,并通过将 CPU 利用率降低高达 95% 来提高系统效率。NEOX™| G(图形)和A(深度学习加速器)系列IP代表了智能 GPU 架构的新时代,可编程计算着色器在实时操作系统 (RTOS) 上运行并由轻量级图形和机器学习框架提供支持。
西门子EDA产品经理Richard Oxland表示,IP厂商不仅仅需要跟随新工艺平台迭代其RTL码或硬核(hard macro),还需要考虑如何为客户创造更多价值,助力客户成功。
Oxland指出,芯片日益走向定制化,对IP也提出了日益多样的要求,相关厂商可以借鉴传统机械制造业经验,做到更专业的产品生命周期管理,及时适配相关下游应用领域行业标准与规范演进。
许多公司在其微控制器、微处理器和 SoC 中制造各种 RISC-V 内核。一个例子是 SiFive,第一家制造基于 RISC-V ISA 的芯片的公司。他们的芯片范围从低端微控制器一直到高性能 SoC。实际的 RISC-V 项目并不局限于集成电路。在许多领域,如编译器、模拟器、开发环境、操作系统等,有大量正在进行的项目。总而言之,RISC-V 是计算机体系结构世界中一个令人兴奋的话题,今天是参与其中的好时机。如果您想了解有关此运动的更多信息,请务必访问RISC-V International。