深度合作,阿里平头哥与MCU厂商爱普特共研RISC-V架构MCU芯片
扫描二维码
随时随地手机看文章
国产MCU厂商爱普特与阿里平头哥进一步达成深度合作,双方将在工控、人工智能、物联网、车载等领域,持续挖掘RISC-V高性能、高能效、低功耗及智能化的潜力,未来一年计划推出六大RISC-V芯片系列产品,给市场提供更多32位MCU新选择。
作为智能设备的“大脑”,MCU(微处理器)是将CPU、内存、周边接口等功能整合到一起的芯片。AIoT时代的到来,对芯片设计提出了定制化、快速迭代、扩展性和兼容性等多项新挑战,传统芯片架构无法完全满足,简洁、灵活的RISC-V架构遂成不少头部厂商首选,并带动自主研发MCU的浪潮。爱普特即是其中的佼佼者。爱普特深耕MCU近10年,2021年出货超1亿颗,是出货量规模最大的全国产32位处理器的MCU企业。依托于平头哥玄铁处理器,爱普特已构建起全套MCU IP库,其MCU广泛应用于美的、小米、松下、博世等品牌产品,在家电、可穿戴电子、健康等领域实现了亿级规模的商业化落地验证。
2022 RISC-V 中国峰会主席、平头哥半导体副总裁孟建熠表示:“为了更快、更好地孵化出更多高性能的 RISC-V 芯片,满足更多不同行业的需求,丰富 RISC-V 上层应用,平头哥以‘平台 SoC 原型’的创新方式推出无剑 600,推动 RISC-V 硬件及软件的齐头并进。” 基于无剑 600 平台,平头哥“打样”了曳影 1520,性能足以覆盖边缘计算、人工智能、图像识别、多媒体等多种场景。目前,曳影已在阿里展开应用,未来也可提供给尚未收到定制化芯片的开发者,提前在曳影上开发系统和软件,进一步缩短产品量产的时间。
与大多数指令集相比,RISC-V指令集可以自由地用于任何目的,允许任何人设计、制造和销售RISC-V芯片和软件。虽然这不是第一个开源指令集,但它具有重要意义,因为其设计使其适用于现代计算设备(如仓库规模云计算机、高端移动电话和微小嵌入式系统)。设计者考虑到了这些用途中的性能与功率效率。该指令集还具有众多支持的软件,这解决了新指令集通常的弱点。RISC-V(读作“RISC-FIVE”)是基于精简指令集计算(RISC)原理建立的开放指令集架构(ISA),V表示为第五代RISC(精简指令集计算机),表示此前已经有四代RISC处理器原型芯片。每一代RISC处理器都是在同一人带领下完成,那就是加州大学伯克利分校的David A. Patterson教授。与大多数ISA相反,RISC-V ISA可以免费地用于所有希望的设备中,允许任何人设计、制造和销售RISC-V芯片和软件。图1展示了此前的四代RISC处理器原型芯片。它虽然不是第一个开源的指令集(ISA),但它很重要,因为它是第一个被设计成可以根据具体场景、可以选择适合的指令集的指令集架构。基于RISC-V指令集架构可以设计服务器CPU,家用电器cpu,工控cpu和用在比指头小的传感器中的cpu。
近年来,RISC-V架构处理器市场发展迅速,目前搭载RISC-V架构的处理器全球出货已经突破100亿颗,这仅花费短短12年时间,表现快于半导体IP市场的霸主Arm(花了17年时间才达成)。据台湾媒体报道称,RISC-V 处理器IP供应商晶心科技目前手中握有HPC、AI及5G等客户开发案订单,后续相关产品量产后,晶心科技业绩将快速冲高。
据悉,定位高端工业应用的NB2严格遵循工业级芯片品质和测试标准,例如在-55℃~125℃的温度循环测试中进行了超过1000小时的测试;而12nm先进制程带来的工艺优势,使它在同等性能条件下比28nm工艺能耗降低56%,极大满足了当前双碳背景下的低功耗需求。同时,为了满足更高性能的应用,NB2中还加入Vision DSP用于独立CV处理,一方面卸载了CPU的算力,进而优化功耗;另一方面,VDSP与NPU的深度协同也将进一步优化视觉智能处理。