很早就开始就集成了RISC-V微控制器,高通已出货6.5亿个RISC-V内核
扫描二维码
随时随地手机看文章
随着高通与Arm之间的专利战爆发,高通似乎正加速在RISC-V领域的布局。据The register报道,在上周的全球RISC-V峰会上,高通公司产品管理总监Manju Varma透露,高通在2019年就已经将RISC-V应用到了其骁龙865 SoC当中的微控制器,截至目前已经出货了6.5亿个RISC-V内核。
据Varma透露,高通从2019年的Snapdragon 865 SoC开始,就已经开始了将RISC-V作为其芯片内的微控制器内核。根据Varma的说法,他帮助推动高通公司的CPU战略和路线图在公司的整个产品组合中。
Varma表示,RISC-V是专有指令集Arm架构的新兴替代品,在高通公司芯片所面向的一系列设备上都有机会,包括穿戴设备、智能手机、笔记本电脑和联网汽车等等。而高通现在在PC、移动设备、可穿戴设备、联网汽车以及增强现实和虚拟现实耳机的SoC中都在使用RISC-V微控制器。这些微控制器在后台执行低级工作,例如管理硬件。
对于为什么高通会很早就开始下注RISC-V的问题,Varma解释称,高通首先在Snapdragon 865中转向采用RISC-V微控制器,是因为它“需要可定制的东西,满足我们的独特要求,并且占用空间小”。RISC-V CPU内核能够帮助设计者实现自定义指令和功能进行扩展。“现有遗留架构(Arm)的解决方案不符合这些要求,”她补充道。
今年最激动人心的发展之一是来自不同市场的行业领导者对 RISC-V 的支持。例如,NASA 选择Microchip Technology为该机构的下一代高性能航天计算 (HPSC) 处理器提供动力,该处理器将用于未来的月球和火星表面任务;新的 HPSC 将使用SiFive 的内核。另一个重要的里程碑是英特尔宣布设立 10 亿美元的基金来构建其代工生态系统,并得到 RISC-V 成员的支持,包括晶心科技、Esperanto Technologies、SiFive 和 Ventana Micro Systems。欧洲的 RISC-V 也得到了欧洲处理器倡议的大力支持,印度的数字印度 RISC-V (DIR-V) 计划,以及中国在许多其他地区的国家资助计划中的多项不同举措。
在过去的一年里,RISC-V 软件生态系统进行了重大更新。Google 的 Android 开源项目 (AOSP) 启动了RISC-V 的上游支持。将 Android 引入 RISC-V 将有助于支持范围广泛的以消费者为中心的用例,从移动到车载娱乐。
中国科学院计算技术研究所研究员包云岗也指出,中科院RISC-V处理器香山定位于开源、高性能的公版IP核。如果有Arm A76以上算力的需求,香山是一个可以考虑的选择。
前不久,腾讯宣布加入RISC-V阵营或许也是为了研发服务器芯片;SiFive、英特尔与谷歌等国际厂商也开始为RISC-V进军数据中心铺路...
业界正在用行动证明,高性能不再是RISC-V的禁忌之地,向高性能发展是RISC-V发展的必然趋势。
与此同时,Arm近期又宣布禁止把性能先进的Neoverse V系列授权给中国芯片企业,Neoverse V系列正是为服务器芯片而研发。如此一来,中国芯片企业势必迅速转向RISC-V架构,促使中国加快推动RISC-V进入服务器芯片等高性能领域。
在安全性方面,采用RISC-V的芯片具有明显的优势,部分原因是它基于开源代码。他说:“阳光是最好的消毒剂。所以人们更强调观察、检查。最终,安全性取决于架构是如何实现的。有些系统会非常糟糕,而有些系统会非常非常好。”
Codasip最近收购了Cerberus Security Labs。Baines表示,Codasip正在将Cerberus的IP集成到Codasip的产品中,这样客户就可以快速创建安全的RISC-V处理器设计。
Varma强调,RISC-V的主要优点是,它接收来自“价值链”各个层的各种公司和组织的功能贡献,从ISA和CPU,到系统软件,到操作系统,再到最终用户应用程序。通过RISC-V,有机会定义具有“同类最佳性能,最佳功率效率和增值功能”的芯片设计。“这些优势也使得RISC-V这样一个通用的基本指令集架构,可以从低端微控制器一直扩展到高性能计算,以及介于两者之间的任何东西,它提高了整个行业的效率”。