当前位置:首页 > 厂商动态 > ADI
[导读]本实验活动介绍锁相环(PLL)。PLL电路有一些重要的应用,例如信号调制/解调(主要是频率和相位调制)、同步、时钟和数据恢复,以及倍频和频率合成。在这项实验中,您将建立一个简单的PLL电路,让您对PLL操作有基本的了解。

目标

本实验活动介绍锁相环(PLL)。PLL电路有一些重要的应用,例如信号调制/解调(主要是频率和相位调制)、同步、时钟和数据恢复,以及倍频和频率合成。在这项实验中,您将建立一个简单的PLL电路,让您对PLL操作有基本的了解。

背景知识

PLL是一种反馈系统,用于调节或锁定压控振荡器(VCO)输出与输入基准信号之间的相位差,如图1所示。VCO是一种振荡器,其输出频率是某个输入控制电压的函数。通常,当VCO用于PLL等反馈环路时,电压频率转换函数必须至少是单调的。VCO的一个特例是电压频率转换器(VFC),其电压/频率特性是线性的。反馈环路中的分频器的分频系数N一般是整数,包括1,若为1则与没有分频器或从VCO输出直连鉴相器输入的情况相同。

图1.PLL基本框图

PLL是许多深奥书籍和讨论的主题,非常复杂,无法在这几页中详尽说明。本实验的末尾有额外阅读材料的链接。

材料

•ADALM2000主动学习模块

•无焊试验板

•跳线

•一个2.2 kΩ电阻

•一个47 kΩ电阻

•一个10 kΩ电阻

•一个4.7 nF电容(标记为472)

•一个100 pF电容(标记为101)

•一个CD4007 CMOS阵列

•2个ZVN2110A NMOS晶体管

•2个ZVP2110A PMOS晶体管

•一个AD654 VFC

•一节9 V电池(带连接器)

第1步指导

在无焊试验板上,首先基于AD654搭建VFC电路,如图2所示。将电路搭建到试验板的一侧,以便为PLL的其他部件留出空间,我们将在本实验活动的后续步骤中添加这些部件。控制电压通过由R1和C1组成的单极点低通滤波器施加。这相当于图1中馈送至VCO模块的低通滤波器模块。

图2.VFC电路

硬件设置

开启固定5 V电源,并将9 V电池连接到电路。将AWG1输出连接到VIN,如图2所示。将AWG1配置为DC源,初始设置为2.5 V。将示波器通道输入CH1+连接到VSQR输出,如图2所示。还应将CH1-输入接地。

图3.VFC试验板电路

程序步骤

使用AWG 1直流偏置控制,将VIN电压从1 V调整到4 V,同时在VSQR观察VFC输出的频率。使用示波器控制屏幕上的频率测量功能来完成此操作。根据公式1,图2中的Rt和Ct设置VFC的标称输出频率。

例如,VIN为设置范围的中间值2.5V,并给定Rt Ct值(2.5/(10 × 10 kΩ × 100 pF)),输出频率应接近250 kHz。验证您的测量结果是否与该值一致。如果不一致,请重新检查电路连接和元件值。

图4.VFC输出

第2步指导

接下来,在试验板上添加来自上一个实验的异或门鉴相器电路,如图5所示。构建异或门后,将其连接到V转F电路,如图6所示,以构成完整的PLL。在给电路添加任何东西之前,务必关闭5 V电源并断开9 V电池。

图5.添加XOR鉴相器

图6.完整PLL电路

硬件设置

开启固定5 V电源,并将9 V电池连接到电路。将AWG1输出连接到FREF,如图4所示。将AWG1配置为方波,其幅度为5 V峰峰值,偏置为2.5 V(0 V至5 V摆幅);将初始频率设置为第1步中测得的值(即VIN设置为2.5 V时,应在250 kHz左右)。将示波器通道输入CH1+连接到FREF输入,并将示波器通道CH2+连接到VSQR输出,如图6所示。还应该将CH1-和CH2-输入接地。将示波器设置为在通道1(FREF信号)的上升沿触发。

图7.完整的PLL试验板电路

程序步骤

在FREF的频率设为对应于AD654引脚4上2.5 V控制电压的情况下,VSQR处看到的输出频率应锁定输入基准频率FREF。在示波器屏幕上,您应该看到两个方波是稳定的(即彼此锁定),并且VSQR相对于FREF偏移约90°。请记住,当XOR鉴相器的两个输入相差90°时,其滤波输出将处于其输出范围的一半或约2.5 V。

图8.完整的PLL FREF和VSQR曲线

以小增量增大和减小基准频率FREF,以确定PLL会锁定的最小和最大频率。当更改基准输入的频率时,注意FREF和VSQR之间的相对相位差。执行此操作时,测量AD654引脚4上的滤波直流控制电压,并将这些读数与步骤1中扫描VFC直流控制电压时测得的读数进行比较。

将示波器通道2连接到图6中C点处异或门的输出端。将所看到的方波与异或门A (VSQR)和门B (FREF)的输入进行比较。当PLL锁定在最小和最大锁定频率以及锁定范围的中心频率时,C处的波形如何变化?

附加第3步指导

图6中的简单PLL电路不是十分有意义,因为输出信号只是输入信号的相移版本。如图1所示,如果在从VFC输出端到鉴相器输入端的反馈路径中插入一个数字分频器模块,则输出信号将是一个更高的倍频信号。使用任何可用的数字分频器IC,如CD4020、CD4040、CD4060甚至SN7490(几乎任何分频器IC都可以),断开与异或输入A的连接,并插入分频器模块,如图9所示。

图9.PLL倍频器

根据您构建的分频器的分频系数N,您需要相应地改变FREF输入频率。例如,当N=8时,如果FREF之前是250 kHz,新的FREF将是250/8或31.25 kHz。异或门鉴相器输出端的脉冲频率也将是原来的八分之一。

问题

能否说出PLL电路的若干实际应用?

您可以在学子专区论坛上找到答案。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

9月2日消息,不造车的华为或将催生出更大的独角兽公司,随着阿维塔和赛力斯的入局,华为引望愈发显得引人瞩目。

关键字: 阿维塔 塞力斯 华为

加利福尼亚州圣克拉拉县2024年8月30日 /美通社/ -- 数字化转型技术解决方案公司Trianz今天宣布,该公司与Amazon Web Services (AWS)签订了...

关键字: AWS AN BSP 数字化

伦敦2024年8月29日 /美通社/ -- 英国汽车技术公司SODA.Auto推出其旗舰产品SODA V,这是全球首款涵盖汽车工程师从创意到认证的所有需求的工具,可用于创建软件定义汽车。 SODA V工具的开发耗时1.5...

关键字: 汽车 人工智能 智能驱动 BSP

北京2024年8月28日 /美通社/ -- 越来越多用户希望企业业务能7×24不间断运行,同时企业却面临越来越多业务中断的风险,如企业系统复杂性的增加,频繁的功能更新和发布等。如何确保业务连续性,提升韧性,成...

关键字: 亚马逊 解密 控制平面 BSP

8月30日消息,据媒体报道,腾讯和网易近期正在缩减他们对日本游戏市场的投资。

关键字: 腾讯 编码器 CPU

8月28日消息,今天上午,2024中国国际大数据产业博览会开幕式在贵阳举行,华为董事、质量流程IT总裁陶景文发表了演讲。

关键字: 华为 12nm EDA 半导体

8月28日消息,在2024中国国际大数据产业博览会上,华为常务董事、华为云CEO张平安发表演讲称,数字世界的话语权最终是由生态的繁荣决定的。

关键字: 华为 12nm 手机 卫星通信

要点: 有效应对环境变化,经营业绩稳中有升 落实提质增效举措,毛利润率延续升势 战略布局成效显著,战新业务引领增长 以科技创新为引领,提升企业核心竞争力 坚持高质量发展策略,塑强核心竞争优势...

关键字: 通信 BSP 电信运营商 数字经济

北京2024年8月27日 /美通社/ -- 8月21日,由中央广播电视总台与中国电影电视技术学会联合牵头组建的NVI技术创新联盟在BIRTV2024超高清全产业链发展研讨会上宣布正式成立。 活动现场 NVI技术创新联...

关键字: VI 传输协议 音频 BSP

北京2024年8月27日 /美通社/ -- 在8月23日举办的2024年长三角生态绿色一体化发展示范区联合招商会上,软通动力信息技术(集团)股份有限公司(以下简称"软通动力")与长三角投资(上海)有限...

关键字: BSP 信息技术
关闭