并联电阻的特性有哪些?并联电阻有什么问题?
扫描二维码
随时随地手机看文章
在下述的内容中,小编将会对并联电阻的相关消息予以报道,如果电阻是您想要了解的焦点之一,不妨和小编共同阅读这篇文章哦。
一、并联电阻的特性
解并联电阻比串联电阻稍微复杂一些。 这是一个并联电阻的电路。 (这个电路有一个电流源。 我们不经常使用它们,所以这应该很有意思。 )
当前的电源Is将 电流i输入R1,R2和R3。 我们知道 电流i的值是给定的常数,但我们不知道 电压v和电流i是如何被分配到3个电阻上的。
我们知道的两件事是:
三个电阻通过的电流之和应该是i。
三个电阻具有同样的电压v。
这些式子提供了一个入手点。 重新排列三个欧姆定律表达式,用电压和电阻来表示电流:
将它们带入到电流和的式子中:
提取出共同项v
注意我们已知i(它是电流源的一个属性),所以我们可以求出v
这个表达式看起来像欧姆定律,v=iR,,但并联电阻部分以一个双倒数的形式代替了单个电阻。
我们的结论是:
对于并联的电阻,总电阻是各个电阻的倒数之和的倒数。
二、并联电阻的问题
在一些方案中,晶振并联1MΩ电阻时,程序运行正常,而在没有1MΩ电阻的情况下,程序运行有滞后及无法运行现象发生。
原因分析:
在无源晶振应用方案中,两个外接电容能够微调晶振产生的时钟频率。而并联1MΩ电阻可以帮助晶振起振。因此,当发生程序启动慢或不运行时,建议给晶振并联1MΩ的电阻。
这个1MΩ电阻是为了使本来为逻辑反相器的器件工作在线性区, 以获得增益, 在饱和区不存在增益, 而在没有增益的条件下晶振不起振。简而言之,并联1M电阻增加了电路中的负性阻抗(-R),即提升了增益,缩短了晶振起振时间,达到了晶振起振更容易之目的。
换一种说法,假设电路中无任何的扰动信号,晶振不可能起振。实际上反相门电路中许多电路不加这个电阻也能起振,因为一般的电路都有扰动信号,但有个别的反相门电路不加这个电阻就不能起振,因为扰动信号强度不够。
需要指出的是,在低温环境下振荡电路阻抗也会发生变化,当阻抗增加到一定程度时,晶振就会发生起振困难或不起振现象。这时,我们也需要给晶振并联1MΩ电阻,建议为了增加振荡电路稳定性,给晶振同时串联一个100Ω的电阻,这样可以减少晶振的频率偏移程度。
注:并联电阻不能太小,串联电阻不能太大。否则,在温度较低的情况下不易起振。
经由小编的介绍,不知道你对电阻是否充满了兴趣?如果你想对它有更多的了解,不妨尝试在我们的网站里进行搜索哦。