在高速PCB设计是为什么需要控阻抗?
扫描二维码
随时随地手机看文章
相信大家在接触高速PCB设计的时候都会了解到阻抗的一个概念,那么我们在高速PCB设计是为什么需要控阻抗呢,哪些信号需要控阻抗以及不控阻抗对我们的电路有什么影响呢?
下面带大家了解一下有关阻抗的一些知识。
一、什么是阻抗匹配
阻抗匹配,主要用于传输线上,以此来达到所有高频的微波信号均能传递至负载点的目的,且不再有信号反射回来源点,使我们传输线的输入段与输出端处于阻抗匹配状态,简称为阻抗匹配。
二、为什么要做阻抗匹配?
在低速的PCB设计当中可以不做阻抗匹配,但是在高速PCB设计中要得到完整、可靠、精确、无干扰、噪音的传输信号。就必须保证印刷电路板提供的电路性能保证信号在传输过程中不发生反射现象,信号完整,传输损耗低,起到匹配阻抗的作用,若关键的信号没有达到阻抗匹配,可能会导致信号的反射 反弹 损耗等,原本良好的信号波形会变形,这将会直接影响到我们的电路的性能甚至功能。
三、影响阻抗的因素有哪些?
通常影响阻抗的因素有以下几点
1、Er--介电常数:
不同的板材的介电常数也有区别。
2、H---介质厚度:
该因素对阻抗控制的影响最大,如对阻抗的精确度要求很高,所以这 部分的设计应力求精准,FR-4 的 H 的组成是由各种半固化片组合而成的通常我们的介质又分为内层芯板的介质厚度和多层板中压合的介质厚度。
3、W---走线宽度:
在我们设计当中不同的线宽对我们的阻抗也会有影响,通常会根据实际情况对阻抗进行分析计算,从而得到合适的线宽。
4、T---走线厚度:
通常减小线厚可以增大阻抗,增大线厚可以减小阻抗。
四、阻抗线都有哪些类型?
通常我们的阻抗线可以分为单端阻抗和差分阻抗,在多层板中单端线以及差分线参考相邻层,需要注意的是在射频线的处理上会进行隔层参考来保证射频天线达到最佳的线宽从而达到最好的性能,以及在我们两层板设计时为了达到阻抗匹配的效果,需要做共面阻抗,所谓共面阻抗的意思是需要做阻抗匹配的单端线或者差分线通常参考信号线两侧的铜皮来达到一个阻抗匹配的目的。
附图为多层板单端阻抗
附图为多层板差分阻抗
附图为射频单端阻抗的隔层参考处理
(图中设计为六层板,天线放置在top层,对天线区域第二层GND平面进行挖空处理)
两层板设计中的单端共面参考案例
两层板设计中的差分共面参考案例
五、通常都有哪些线需要控阻抗呢,需要控多少om阻抗呢?
前面我们已经了解到不是所有线都有阻抗匹配的要求,我们的高速线才需要控阻抗,不同信号的阻抗值不一样 ,差分阻抗有90om 100om 120om等,一般USB2.0要求控90om阻抗,HDMI,USB3.0,MIPI,百兆网口,千兆网口等是控100om阻抗,RS422一般是控120om阻抗。单端线一般控50om阻抗即可 。
六、在完成PCB设计后一般要怎样跟板厂对接使其了解哪些线需要做阻抗匹配呢?
在我们完成PCB设计之后,我们通常以截图说明的方式向板厂说明我们板子当中的阻抗匹配的情况,如下图所示把不同阻抗值的信号线用颜色进行一个标记区分,然后截图配上文字说明即可!
以上就是我们全部的内容了,相信大家在阅读完本文之后已经对我们高速PCB设计当中的阻抗匹配的概念有一定的了解了,今后在PCB设计时一定要了解清楚阻抗信息,一般这些信息可以通过芯片的数据手册来获取,然后再用软件计算出我们的线宽线距(差分线有线宽线距的要求,单端线只有线宽)在布线时要避免跨分割(我们的需要控阻抗的线需要有完整的参考平面,让信号线所处的环境相同,如果信号线参考平面中的参考对象不同,则会造成阻抗不匹配的情况,轻则板子的速率达不到要求,重则板子的功能实现不了,这就是跨分割的概念!)的情况产生。