当前位置:首页 > 模拟 > 模拟
[导读]提出一种高分辨率高、刷新率图像采集及显示系统。采集系统选用高采样率低功耗的A/D转换器,把以VGA接口方式给出的图像信号转换成数字信号,系统采用FPGA控制电路,通过USB传输模块把图像数据传送到PC机显示。该系统设备已成功应用于VGA图像采集与显示实验,可支持多达3路8 bit位宽,最高采样率达110 MHz的数据通道或1路VGA图像信号。实验表明,该系统采样精度高,性能稳定可靠,具有通用性和实时性。

1 引言
   
高速大容量图像数据采集与显示系统在雷达、气象、地震预报、航空航天、通信等领域中有着广泛的应用前景。这些领域的信号处理具有实时性强,数据率高,数据量大,处理复杂,运算量大等特点。这就要求图像数据采集必须具有处理大量数据的能力;并对其体积,功耗和稳定性要求严格。高转换率低功耗的A/D转换器与高效FPGA相结合可完成该功能要求。图像显示接口由于采用不同的USB控制处理器件,主机需安装各种专用驱动程序,且互不兼容,所以需要向USB接口的视频设备提供统一的数据交换规范以方便快捷地与计算机通信。因此,这里给出了基于AD9883A与USB的VGA图像采集与显示系统的解决方案。

2 系统整体设计
   
图1为图像采集显示系统框图。

    (1)VGA输入模块 将模拟信号RGB及行同步信号,场同步信号输入给A/D转换模块。由于该模块是由模拟电路组成,易产生噪声,因此接口器件应尽量靠近A/D转换器放置。
    (2)A/D转换模块 首先根据同步信号确定所采样的行频和场频,接着由行频和内部寄存器确定像素时钟,A/D转换器内部PLL产生像素时钟。将VGA输入的模拟信号转换为8×3路的数字视频信号,并通过一系列寄存器调整图像的采样效果。
    (3)FPGA控制模块 一方面FPGA通过I2C总线向A/D转换器寄存器写入控制信息;另一方面输出8×3路的数字信号。当FPGA接收8×3路信号时,由于其像素频率为75 MHz,与FPGA内部时钟频率不一致,而且数据速率较大,因此,可利用两个FIFO以pingpong的方式读取。
    (4)USB输出显示模块FIFO为异步接口,具有数据缓冲作用。通过USB控制器获取存储在FIFO的数据,并通过USB接口传送至计算机以显示。

3 系统硬件设计
3.1 VGA接口
    VGA是一种D型接口,可传输VGA,SVGA,XGA,SXGA等图像格式。VGA接口共有15针,分成3排,每排5个。VGA接口是显卡应用最为广泛的接口类型。
    系统VGA模拟信号输入与A/D转换器相连,A/D转换器的RAIN,GAIN,BAIN分别与模拟接口的R,G,B相连。
3.2 A/D转换接口
   
由于A/D转换器的采样率较高,相应的输出数据速率也高。在系统最高要求下,像素点频率为108 MHz,相应的数据速率为324 Mbit/s(R,G,B 3个分量,每个分量8 bit)。同时,由于采集图像数据,要求较高的行同步时。如果某一行图像数据丢失一个或多个点数据,整个图像就会产生倾斜。因此需突发存储每行数据,保证数据不丢失。其突发长度为图像的水平分辨率。
    该采集模块的A/D转换器采用AD9883A。该器件是专门针对采集模拟R,G,B信号,并将其数字化显示或为其他应用而设计的。该器件具有采样精度为8 bit的3路通道,最高采样率为140 MS/s,300 MB的模拟带宽,并且优化了计算机及工作站的图像接口,可采样分辨率为1280×1024。刷新率为75 Hz的视频信号。基于AD9883A的电路可为高清电视(HDTV)提供良好的计算机接口和高性能视频设备的前端扫描转换器。AD9883A内部结构如图2所示。

    输入VGA图像信号后,先箝位以调整其直流偏移分量,使输入电平满足A/D转换模块要求。AD9883A内部具有3个高带宽、8 bit分辨率、110MS/s转换速率的A/D转换器,对箝位后的模拟视频信号进行采样、量化、编码,得到数字视频信号,通过寄存器调整采样相位,获得最佳转换效果。
    采样时钟通过配置锁相环(PLL)生成,可使用行同步信(HSYNC)作为参考时钟,然后经分频,得到A/D转换器所需的采样时钟。AD9883A内部集成一个超低抖动锁相环,在所有工作模式下时钟抖动不到点时钟的5%。AD9883A时钟的稳定性对于系统产生清晰稳定的图像十分重要。由于AD9883A具有一个宽范围,可调的锁相环,能够产生12~140 MHz的像素点频率,因此AD9883A支持丰富的输入图像格式。
    AD9883A的同步信号产生模块能识别多种同步信号输入模式,同时也可根据需要灵活设定同步信号的输出模式。通过I2C总线时序,方便实现器件初始化。
    A/D转换模块能采集多种VGA图像格式,但不能自动检测图像格式,必须通过它提供的I2C接口进行设置,FPGA自动检测图像格式,并设置A/D转换模块。另外,不同格式的VGA图像中场同步信号的有效脉冲电平不统一,A/D转换模块可自动检测输入的场同步信号极性并存储到内部寄存器,通过读取该寄存器判断输入VGA信号场同步的极性。A/D转换模块输出的场同步信号实现输入场同步信号的反相。FP-GA内部的同步逻辑只支持一种有效电平的场同步信号,因此在采集前需读取A/D转换器内部寄存器来判断当前输入同步信号的极性,以确定是否需要设置A/D转换器对场同步信号进行反相处理。
    输入的模拟视频信号经箝位处理、增益与偏置控制后,AD9883内部3个高精度高速A/D转换器在锁相环产生的采样时钟作用下,转换为显示所需的数字视频信号。图3为其数据输出的时序,在输出数据时钟DATACK的下降沿,采样及量化其对应的信号,量化后的数据在时钟上升沿输出:接口电路以DATACK的上升沿准确锁存图像数据,实现数字化图像的采集。考虑到像素时钟和数据的相位延迟等问题,可用HSYNC消除边沿定时的不确定性。要注意的是,AD9883A有一个数据输出通道,在输出数据有效之前必须清空通道,从而导致在输出每行有效数据之前将输出4组无效数据,可通过对时钟计数避免输出这些无效数据。

3.3 FPGA控制器设计
    主控FPGA产生系统所需的控制信号,保证各个模块协涮工作。该系统设计采用EP1C12Q240C8型FPGA。其内部模块框图如图4所示。

    FPGA内部由主控制、A/D转换接口、FIFO,以及USB等模块组成。主控制模块负责协调各模块之间的工作。A/D转换接口模块接收A/D转换模块输出的数据和同步信号并保证图像数据的行、场同步,FIFO模块采用pingpong的方式读取A/D转换传输的8×3路数字信号,然后USB输出接口模块输出高速数据。
3.4 输出显示设计
    USB接口模块为应用程序和功能性设备提供可靠接口,USB体系可分为USB主机和USB设备两部分,其模块结构图如图5所示。

    USB接口器件选用Cypress公司的EZ-USB FX2器件CY7C68013A。该器件内部集成USB 2.0收发器智能串行引擎SIE,增强型8051控制器,通用可编程接口(GPIF),8.5 KB的RAM和4 KB的FIFO存储器,FX2系列的独创性设计可满足USB2.0的总线带宽。
    该系统以传输控制信息和视频数据为主,可将器件置于Slave FIFO模式,USB串行接口引擎(SIE)直接与Slave FIFO传输数据,Slave FIFO再与外部设备(FPGA)通信,从而实现PC机与FPGA的通信,并显示视频数据。
3.5 USB设备驱动开发
    USB设备驱动程序嘲是连接USB外设、操作系统以及用户应用程序的桥梁,是USB设备连接到计算机系统的软件接口。EZ-USB FX2器件CY7C68013A的设备驱动程序有两种:一种用来在设备接入时从主机下载的固件存储RAM中,称为同件下载驱动程序(wdgtldr.sys);另一种是在设备重新列举后加载的通用设备驱动程序(ezusb.sys),应用软件通过该设备驱动程序与FX2通信。编写上位机程序的一个类USB Video Class,它对应于硬件CY7C68013A的一个同件,Video Class协议的目的是给USB接口的视频设备提供统一的数据交换规范,这样CY7C68013A接入PC后就无需ezusb.sys,而是使用PC自带的Video驱动将其识别为Video设备。
    固件的程序代码既可通过外部E2PROM下载,也可通过主机下载,这里选用从主机下载。其中,USB Video Class协议是主机端通过向设备端获取描述符(Descriptor)来得到视频设备端的结构及其所支持的功能。而控制这些功能模块,配置数据源和数据流,则需通过Request(包括所有USB设备都需要支持的Standard Device Requests和Class与相关的Class Specific Requests)完成。
    操作系统通过驱动程序实现对Video Class的支持。Video Class驱动的整体框架分为两部分:一部分是负责处理模块的初始化,处理USB总线上的Descriptor和Requests的交互,包括USB总线上的控制和查询包的接收、解释、分配和应答:另一部分是在初始化中启动的一个独立的内核线程。负责执行具体的控制指令,获取和传输图像数据。
    表1给出了USB Video Class程序中Uncompressed Video Format Descriptor(未压缩的视频格式描述符)的相关定义和实例。这个描述符定义了一种特殊的视频流的特性,用于定义未缩视频的信息,包括所有的YUV类型。一个视频终端包含属于相关通道的USB端点IN或OUT,可支持一个或多个格式定义。为了选择一种特定的格式,因此主机需发送控制请求给相关的通道。

4 结语
   
实现基于AD9883A和USB的8×3 bit,高速图像数据采样和显示系统设计。该系统最高采样速率可达110 Ms/s,采用高速率低功耗的AD9883A对1024×768,70 Hz的图像进行采样,通过FPGA控制电路,CY7C68013A作为USB2.0的专用接口器件实现PC机与PFGA的通信,采用USB Video Class类,而不用加载额外的通用设备驱动程序。利用高速A/D转换器,FPGA和USB共同实现电路的高速化与集成化。该系统可广泛应用于雷达、气象预报、航空航天、通信等领域的图像数据实时记录。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

9月2日消息,不造车的华为或将催生出更大的独角兽公司,随着阿维塔和赛力斯的入局,华为引望愈发显得引人瞩目。

关键字: 阿维塔 塞力斯 华为

加利福尼亚州圣克拉拉县2024年8月30日 /美通社/ -- 数字化转型技术解决方案公司Trianz今天宣布,该公司与Amazon Web Services (AWS)签订了...

关键字: AWS AN BSP 数字化

伦敦2024年8月29日 /美通社/ -- 英国汽车技术公司SODA.Auto推出其旗舰产品SODA V,这是全球首款涵盖汽车工程师从创意到认证的所有需求的工具,可用于创建软件定义汽车。 SODA V工具的开发耗时1.5...

关键字: 汽车 人工智能 智能驱动 BSP

北京2024年8月28日 /美通社/ -- 越来越多用户希望企业业务能7×24不间断运行,同时企业却面临越来越多业务中断的风险,如企业系统复杂性的增加,频繁的功能更新和发布等。如何确保业务连续性,提升韧性,成...

关键字: 亚马逊 解密 控制平面 BSP

8月30日消息,据媒体报道,腾讯和网易近期正在缩减他们对日本游戏市场的投资。

关键字: 腾讯 编码器 CPU

8月28日消息,今天上午,2024中国国际大数据产业博览会开幕式在贵阳举行,华为董事、质量流程IT总裁陶景文发表了演讲。

关键字: 华为 12nm EDA 半导体

8月28日消息,在2024中国国际大数据产业博览会上,华为常务董事、华为云CEO张平安发表演讲称,数字世界的话语权最终是由生态的繁荣决定的。

关键字: 华为 12nm 手机 卫星通信

要点: 有效应对环境变化,经营业绩稳中有升 落实提质增效举措,毛利润率延续升势 战略布局成效显著,战新业务引领增长 以科技创新为引领,提升企业核心竞争力 坚持高质量发展策略,塑强核心竞争优势...

关键字: 通信 BSP 电信运营商 数字经济

北京2024年8月27日 /美通社/ -- 8月21日,由中央广播电视总台与中国电影电视技术学会联合牵头组建的NVI技术创新联盟在BIRTV2024超高清全产业链发展研讨会上宣布正式成立。 活动现场 NVI技术创新联...

关键字: VI 传输协议 音频 BSP

北京2024年8月27日 /美通社/ -- 在8月23日举办的2024年长三角生态绿色一体化发展示范区联合招商会上,软通动力信息技术(集团)股份有限公司(以下简称"软通动力")与长三角投资(上海)有限...

关键字: BSP 信息技术
关闭
关闭