加减法运算电路的设计方法
扫描二维码
随时随地手机看文章
摘要:给出了任意比例系数的加减法运算电路,分析了比例系数与平衡电阻、反馈电阻的关系。目的是探索比例系数任意取值时加减法运算电路构成形式的变化。结论是在输入端电阻平衡时,各加运算输入信号比例系数之和与各减运算输入信号比例系数之和的差值在大于1、小于1或等于l情况下,加减法运算电路还可简化。所述方法的创新点是将运放输入端电阻的平衡条件转化为与输入信号比例系数的关系,从而可直观确定简化电路形式:扩大了加减法运算电路的应用范围。
关键词:加减法运算电路;比例系数;平衡条件
0 引言
加减法运算电路以集成运算放大器为核心元件构成,多个输入信号分别作用于运放的同相输入端和反相输入端,实现对输入信号的加、减法运算,外部电阻决定输入信号的比例系数。
加减法运算电路中运放的输入端有共模信号成分,为使共模输出为零,同时补偿运放输入平均偏置电流及其漂移影响,通常要求运放的输入端电阻平衡,即运放反相输入端、同相输入端所接的电阻相等。
本文给出了任意比例系数的加减法运算电路,并指出在输入端电阻平衡时,根据输入信号比例系数的数值范围,加减法运算电路还可简化。
1 任意比例系数的加减法运算电路
所给出的任意比例系数的加减法运算电路如图1所示。其中,u111、u112、…u11n为n个减运算输入信号,u121、u122、…u12m为m个加运算输入信号,u0为输出信号,R11、R12、…R1n、R21、R22、…R2m为输入端电阻,RF为反馈电阻,Rp为平衡电阻,R’为附加电阻。
运放输入端电阻的平衡条件为
时,可令式(5)中电阻Rp→∞,即图1所示电路中去掉电阻Rp,由式(5)中实现大于1的平衡条件。
2.2 各加运算输入信号比例系数之和与各减运算输入信号比例系数之和的差值小于1的加减运算电路
当各输入信号的比例系数关系为
时,可令式(5)中电阻R’→∞,即图1所示电路中去掉电阻R’,由式(5)中实现小于1的平衡条件。
2.3 各加运算输入信号比例系数之和与各减运算输入信号比例系数之和的差值等于1的加减运算电路
当各输入信号的比例系数关系为
时,可令式(5)中电阻R’→∞,Rp→∞,即图1所示电路中去掉电阻R’及Rp。
3 设计步骤及举例
3.1 设计步骤
(1)由参与运算的各输入信号比例系数加、减的数值范围确定电路形式;
(2)由运算关系及平衡条件确定外部各个电阻值。
3.2 设计举例
例1,试设计实现u0=2u121+3u122-u111运算关系的加减运算电路。
将所要实现的运算关系式与式(4)对比,确定式(4)中各输入信号的比例系数为
因,确定所设计电路的形式为图1中去掉电阻Rp,按三个输入信号重画如图2所示。
选取Rp=120kΩ,代入各输入信号的比例系数表达式中,解出
R21=60kΩ,R22=40kΩ,R11=120kΩ
由式(5)并考虑Rp→∞,有
代入各输入信号的比例系数,有
解出R’=40kΩ。
例2,试设计实现u=2u121-3u111-u112运算关系的加减运算电路。
将所要实现的运算关系式与式(4)对比,确定式(4)中各输入信号的比例系数为
例3,试设计实现u0=2u121+u122-1.5u111-0.5u112运算关系的加减运算电路。
将所要实现的运算关系式与式(4)对比,确定式(4)中各输入信号的比例系数为
确定所设计电路的形式为图1中去掉电阻R’及Rp,按四个输入信号重画如图4所示。
选取RF=150kΩ,代入各输入信号的比例系数表达式中,解出
4 结语
本文讨论了加减运算电路的构成形式及比例系数适应范围,从而可实现输入信号以任意比例系数参与运算的电路设计,使运算电路具有普遍适用性。