当前位置:首页 > 智能硬件 > 智能硬件
[导读]设计并实现了一种基于IDT82P的高性能、通用E1接口。实验结果表明其E1指标(误码、抖动等)达到理想效果。

摘要: 设计并实现了一种基于IDT82P的高性能、通用E1接口。实验结果表明其E1指标(误码、抖动等)达到理想效果。
关键词: IDT82P;业务模块;PSTN;E1;抖动

引言

    在TDM over IP 和V5 VoIP Gateway等PSTN(公共交换电话网)应用中都涉及E1的选型及其接口的设计,IDT82P芯片的软件可编程性能较好,模拟接口较稳定,内部可提供多种时钟跟踪模式。同时芯片内部提供丰富信令功能,可提供CAS信令的提取,提取内容输出方式灵活。CPU通过Bus控制对E1模块进行配置以及实现各种告警的监控和管理。

IDT82P

    IDT82P是IDT公司提供的一款8路E1/T1/J1接入,比原来的4路可直接节约1片,从成本和空间上的节约都做到了,此芯片采用双电源3.3V和1.8V供电,功耗0.8W。另外不同于其他一些E1芯片的是它可用内部编程调节阻抗,以满足不同的线路阻抗接入。线路侧支持多种编码, AMI/B8ZS(T1/J1)AMI/HDB3(E1),接收侧灵敏度高,可达-36dB@772Hz和-43dB@1024Hz 。线路侧支持多种帧格式(Super Frame, Extended Super Frame)。信令支持格式HDLC和SS7。丰富的告警和性能处理。系统侧可由线路侧经帧处理单独一路送出去,也可4路合成一路送出去。另外在系统侧,可专门提供信令通道。控制接口可支持SPI和Intel/Motorola 多种管理接口。

    IDT82P主要接口分为四类:业务接口、MPI接口、时钟接口和调试接口(图1)。

图1   IDT82P2288功能

    业务接口分为系统侧和线路侧。线路侧为模拟侧,和E1线路方向的信号对接;系统侧为数字侧,和TSI芯片的HW对接。从PSTN送来的E1/T1模拟信号进入芯片,经过增益调整后,由数据时钟恢复单元恢复出数据,并提取出来线路上的时钟信息后,解码送入成帧器中成帧。如果设置了接收弹存,则成帧后的数据被放入弹存中。接收弹存的大小可以由软件进行设置,最大容量为2帧,也可以将其关闭。在这一过程中,抖动衰减模块消除了模拟线上的部分抖动。同时性能管理模块也会将产生的告警和其他统计信息上报到管理模块中的相应寄存器中。系统侧根据接收侧的帧同步信号以及相应寄存器所设置的TS0偏移位置,从弹存中取出数据,送到接收HW上。发送方向处理过程和接收过程类似。在长线模式下,线路侧接收灵敏度E1/T1模式分别可达-43dB/-36dB;短线模式下可提供-10dB的灵敏度。线路侧可支持三种电平接口,通过软件编程设定。

    IDT82P系统侧HW可以支持复用和非复用两种模式。复用模式将4条HW通过字节交错方式,合并到1条8.192MHW总线上。使用复用模式有利于减少板间连线。TS0的位置由系统侧帧同步信号以及接收发送TS0偏移寄存器共同确定。

    芯片内部有性能管理模块,可监控信号丢失、帧失步、AIS等多种告警。各种告警门限可以通过软件设定。

    IDT82P芯片的抖动特性可以满足ITU、ETSI等组织相关标准对相应参数的要求。

    每个E1通道配备3个HDLC控制器,可提供标准的HDLC成帧,也可提供SS7这类非标准信令的成帧。提取出来的信令内容放置在芯片内部的FIFO中,由CPU定时取出。

    MPI接口是主控制器对IDT82P进行配置、管理、监控的通道,是一异步、慢速的总线。支持地址锁存以及非锁存两种寻址模式。可方便的和单片机、通用CPU对接。支持SPI和Intel或Motorala两种CPU类型,数据宽度可设为8位[2]。

    时钟接口包括线路时钟和本地时钟信号。IDT82P需要外部提供一个2.048M,32ppm以内的时钟,普通晶振即可满足要求。IDT82P可提供丰富的时钟应用模式,作为应用于接入网位置的模块,其线路侧发送端使用系统侧时钟,接收端使用线路恢复时钟。

    IDT82P提供标准的JTAG口作为调试使用。提供本地环回、远端环回以及净荷环回三种环回模式。可提供任意时隙的PRBS测试码流插入。调试手段丰富。

基于IDT82P E1 接口设计

    本模块选用TDI公司的IDT82P,该芯片每片支持8路E1/T1/J1接口。软件可编程性能较好,其他E1/T1/J1的类型转换可以只通过软件完成设定。E1接口模块使用2片IDT82P,实现16路E1的接入。设计电路如图2所示。

图2  E1接口模块

    IDT82P线路侧和外部E1线缆通过专用变压器进行隔离。在变压器靠近线缆侧放置高压防雷保护管,作为一级防护;变压器靠近芯片端放置低压TVS管,作为二级防护。线路侧使用三进制编码,默认码型为HDB3,也可以通过软件设定为AMI码。

    系统侧使用复用模式,不同E/T1通道的时隙通过字节交错的方式,复用成8.192Mbit/s HW。系统侧时钟和帧同步信号由FPGA根据系统时钟提供。

    信令的HDLC成帧不使用IDT82P内部的HDLC控制器。信令的HDLC成帧以及进一步处理均由CPU完成。

    IDT82P的MPI口通过相应配置引脚的上下拉电阻,配置成Motorola 模式,数据宽度为8位,地址线10根。 通过MPI接口,CPU可以对E1模块进行配置,以及各种告警的监控和管理。

    2片IDT82P共恢复出来的16路线路接收时钟送到FPGA中,在FPGA中作进一步处理。

    本模块采用单电源3.3V和1.8V供电。

    JTAG口引到2×5的插座上,可供需要时使用。

测试结果

     表1是我们在实际工程应用中所测得的E1传输抖动值。

     经过高低温测试其抖动均满足G.823抖动要求,加之其高低温下24小时误码为0,其它指标也很好,实践证明它具有较好的性能和稳定性。

结语

    本文主要分析了IDT82P的工作原理和其在VoIP中E1接口的应用实例,并且得出了相当理想的抖动测量值,且设计较易,成本不高。充分显示其实际应用价值。但是它也有不足之处,就是在进行T1模式设计时,需外加PLL电路,加之随着业务量的增加,对芯片通道数的要求也不断提高。
 
参考文献
1、 Integrated Device Technology Inc. Octal T1/E1/J1 Long Haul/Short Haul Transceiver,March 22,2004
2、 张宁/赵泽良, MC68332单片机结构与应用,北京航空航天大学出版社, 1996年4月

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

9月2日消息,不造车的华为或将催生出更大的独角兽公司,随着阿维塔和赛力斯的入局,华为引望愈发显得引人瞩目。

关键字: 阿维塔 塞力斯 华为

加利福尼亚州圣克拉拉县2024年8月30日 /美通社/ -- 数字化转型技术解决方案公司Trianz今天宣布,该公司与Amazon Web Services (AWS)签订了...

关键字: AWS AN BSP 数字化

伦敦2024年8月29日 /美通社/ -- 英国汽车技术公司SODA.Auto推出其旗舰产品SODA V,这是全球首款涵盖汽车工程师从创意到认证的所有需求的工具,可用于创建软件定义汽车。 SODA V工具的开发耗时1.5...

关键字: 汽车 人工智能 智能驱动 BSP

北京2024年8月28日 /美通社/ -- 越来越多用户希望企业业务能7×24不间断运行,同时企业却面临越来越多业务中断的风险,如企业系统复杂性的增加,频繁的功能更新和发布等。如何确保业务连续性,提升韧性,成...

关键字: 亚马逊 解密 控制平面 BSP

8月30日消息,据媒体报道,腾讯和网易近期正在缩减他们对日本游戏市场的投资。

关键字: 腾讯 编码器 CPU

8月28日消息,今天上午,2024中国国际大数据产业博览会开幕式在贵阳举行,华为董事、质量流程IT总裁陶景文发表了演讲。

关键字: 华为 12nm EDA 半导体

8月28日消息,在2024中国国际大数据产业博览会上,华为常务董事、华为云CEO张平安发表演讲称,数字世界的话语权最终是由生态的繁荣决定的。

关键字: 华为 12nm 手机 卫星通信

要点: 有效应对环境变化,经营业绩稳中有升 落实提质增效举措,毛利润率延续升势 战略布局成效显著,战新业务引领增长 以科技创新为引领,提升企业核心竞争力 坚持高质量发展策略,塑强核心竞争优势...

关键字: 通信 BSP 电信运营商 数字经济

北京2024年8月27日 /美通社/ -- 8月21日,由中央广播电视总台与中国电影电视技术学会联合牵头组建的NVI技术创新联盟在BIRTV2024超高清全产业链发展研讨会上宣布正式成立。 活动现场 NVI技术创新联...

关键字: VI 传输协议 音频 BSP

北京2024年8月27日 /美通社/ -- 在8月23日举办的2024年长三角生态绿色一体化发展示范区联合招商会上,软通动力信息技术(集团)股份有限公司(以下简称"软通动力")与长三角投资(上海)有限...

关键字: BSP 信息技术
关闭
关闭