当前位置:首页 > 工业控制 > 工业控制
[导读]本文给出了一种基于FPGA和AD9957的侧音测距信号发生器设计,设计过程中充分利用了FPGA中特有的IP CORE来实现设计中所需的DDS、乘法器、加法器及查找表的功能,这样不仅简化了实现程序,而且节省了资源。同时通过外围控制模块的设计,实现了灵活的参数可控性能。

0 引言

 

  随着我国航天技术的不断进步,深空测距技术受到越来越多的关注。在深空测距系统中,中频信号发生器对系统性能有着重要的意义。在USB(统一S频段)系统中,原有的模拟电路实现的发射模块存在性能不完善、输入动态范围小、可控性能差、不能适应中心频率大范围变化、体积大等问题,为了解决上述问题,可在一个标准化通用数字调制信号发生器的平台上,通过外围的控制电路,实现对载波中心频率、输出功率、调相指数、测距音通/断控制等参数的改变。

 

  以软件无线电思想为核心,基于PLD(可编程逻辑器件)的通用调制信号发生器的设计,进一步给出了实现中频USB侧音测距信号的硬件设计及软件的设计思想,仿真结果及片上硬件数据采集结果证明了输出信号的正确性,同时实现了灵活的参数可控性能。

 

1 USB侧音测距原理

 

  USB系统中可用的测距信号有伪码、侧音和伪码加侧音3种,形成不同的测距体制。目前微波统一系统中使用最多的是纯侧音测距。

 

  USB系统侧音测距信号是一个正弦调相波,它由K个正弦副载波(可以被信息调制)所调制。为了减小各调制副载波之间的交调干扰,调制方式为窄带调相。此调制信号表示为:

  式中:A为载波幅度;ωc为载波角频率;mi为第i个正弦副载波对载波的调相指数;Ωi为第i个正弦副载波的角频率。

 

  USB系统采用7个侧音,主侧音为100 kHz,次测音为20 kHz、4 kHz、800 Hz、160 Hz、62 Hz及8 Hz;次侧音经频谱折叠处理后,变为100 kHz、20 kHz、16 Hz、16.8 Hz、16.16 Hz、16.032 Hz、16.008 Hz,称为虚拟次侧音。其中最高侧音的选择与测距精度要求有关,次侧音是侧音匹配解模糊所必需的。

 

  在纯侧音测距系统中,有侧音'同时发送'和'顺序轮发'两种方式,我们采用侧音同时发送方式。这种方式,主侧音f7一直发送,而在解模糊阶段,每次按侧音频率由高到低顺序加发一个虚拟次侧音。主侧音与虚拟次侧音间依次音发送次序层层进行匹配解模糊,直至主侧音与最低侧音问匹配完成,即进入无模糊距离测量阶段,此后,只发一个主侧音。发送过程如图1所示。

2 AD9957功能介绍

 

  AD9957是美国模拟器件公司生产的内置14位D/A转换器的直接数字频率合成器(DDS)集成电路,基本框图如图2所示。

  AD9957采样速度达到1 GSPS(10亿次采样每秒),同时,功耗比其他DDS减小50%以上,动态性能高达400 MHz输出频率,而且sFDR(无杂散动态范围)高达80 dB以上,应用到无线和有线系统中时。利用AD9957调制器或QDUC(正交数字上变频器)提供的高达400 MHz中频实时输出达到简化数据传输的目的。AD9957还可提供用于快速编程的宽并行接口,具有一个更新速率达250 MHz的16 bit并行端口,允许每隔8 ns更新一次32 bit的频率控制字。这种快速编程能力使之可以用于高速波形发生器、跳频合成器、安全通信以及各种雷达和扫描系统等需要频率或相位极快变化的场合。

 

  此外,AD9957支持高达400 MHz输出的QDUC,由于AD9957内部集成了高速DDS、14bit D/A转换器、时钟倍频电路和数字滤波器,当应用于无线或有线通信基础设施系统时,可以实现基带上的变频,使数据传输简单、成本低、效率高。1 GSPS的NCO(数控振荡器)和D/A转换器允许AD9957提供高达400 MHz的直接输出,因此无需使用上变频级,而且降低了对滤波器的要求。

 

  AD9957的主要特点:32位相位累加器;波特率达2 Mb/s的SPI接口;内置1 024×32 bit RAM,可实现内部调制功能;内部采用1.8 V供电,超低功耗;内置的低噪声参考时钟倍频器允许用低成本、低频外部时钟作为系统时钟,同时仍可提供优良的动态性能;支持测试向量和幅度斜坡式控制功能。

 

3系统设计与实现

  系统具体实现框图如图3所示。硬件设计主要包括外围控制、FPGA、AD9957和滤波放大电路。

3.1外围控制模块设计

  外围控制模块主要由PC机和相应的外围控制电路组成,主要用来控制主、次侧音的选择及主、次侧音所对应的调相指数的选择。

3.2 FPGA设计

  本设计中FPGA(现场可编程门阵列)采用XILINX公司生产的XC3S200,主要应用了VHDL可编程语言编写核心处理模块的硬件开发程序,其中包括时钟产生模块、侧音生成模块和初始化模块3个模块的设计。如图4所示。

  时钟产生模块(clk_module)主要用来提供系统所需的统一工作时钟及AD9957所需要的差分时钟Clk_P和Clk_N,并为系统提供复位信号。


  侧音生成模块(ceyin_module)中采用XILINX公司提供的DDS IP CORE直接产生所需主侧音和虚拟次侧音,通过计算控制字作为DDS的输入,即可得出相应频率的正弦信号输出,再与外围控制模块送进的各自的调相指数m1、m2经乘法器相乘后送加法器相加,最后经查找表输出两路正余弦信号作为AD9957的两路输入信号。

 

  初始化模块(AD9957_init)用来产生AD9957的配置信号,如片选信号CS、串口数据写入SDIO信号等。使用Modelsim SE 6.0进行串口写数据的时序仿真如图5所示。

3.3 AD9957设计

  式(2)中侧音信号与载波信号进行正交调制后即可得到所需的侧音测距信号。在设计中使用AD9957的QDUC模式,由FPGA送出的I/Q两路信号与AD9957内部DDS生成的载波信号进行调相调制后输出,经带通滤波后即可得到所需的中频(70 MHz)USB信号。使用XILINX公司的ChipScope Pro 8.2i进行实时数据采集。ChipScope Pro是针对XILINX公司FPGA的在线片内信号分析工具,通过JTAG口在线、实时地读出FPGA内部信号。

 

  数据观察窗口采集的数据如图6所示。

4结束语

  本文给出了一种基于FPGA和AD9957的侧音测距信号发生器设计,设计过程中充分利用了FPGA中特有的IP CORE来实现设计中所需的DDS、乘法器、加法器及查找表的功能,这样不仅简化了实现程序,而且节省了资源。同时通过外围控制模块的设计,实现了灵活的参数可控性能。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

9月2日消息,不造车的华为或将催生出更大的独角兽公司,随着阿维塔和赛力斯的入局,华为引望愈发显得引人瞩目。

关键字: 阿维塔 塞力斯 华为

加利福尼亚州圣克拉拉县2024年8月30日 /美通社/ -- 数字化转型技术解决方案公司Trianz今天宣布,该公司与Amazon Web Services (AWS)签订了...

关键字: AWS AN BSP 数字化

伦敦2024年8月29日 /美通社/ -- 英国汽车技术公司SODA.Auto推出其旗舰产品SODA V,这是全球首款涵盖汽车工程师从创意到认证的所有需求的工具,可用于创建软件定义汽车。 SODA V工具的开发耗时1.5...

关键字: 汽车 人工智能 智能驱动 BSP

北京2024年8月28日 /美通社/ -- 越来越多用户希望企业业务能7×24不间断运行,同时企业却面临越来越多业务中断的风险,如企业系统复杂性的增加,频繁的功能更新和发布等。如何确保业务连续性,提升韧性,成...

关键字: 亚马逊 解密 控制平面 BSP

8月30日消息,据媒体报道,腾讯和网易近期正在缩减他们对日本游戏市场的投资。

关键字: 腾讯 编码器 CPU

8月28日消息,今天上午,2024中国国际大数据产业博览会开幕式在贵阳举行,华为董事、质量流程IT总裁陶景文发表了演讲。

关键字: 华为 12nm EDA 半导体

8月28日消息,在2024中国国际大数据产业博览会上,华为常务董事、华为云CEO张平安发表演讲称,数字世界的话语权最终是由生态的繁荣决定的。

关键字: 华为 12nm 手机 卫星通信

要点: 有效应对环境变化,经营业绩稳中有升 落实提质增效举措,毛利润率延续升势 战略布局成效显著,战新业务引领增长 以科技创新为引领,提升企业核心竞争力 坚持高质量发展策略,塑强核心竞争优势...

关键字: 通信 BSP 电信运营商 数字经济

北京2024年8月27日 /美通社/ -- 8月21日,由中央广播电视总台与中国电影电视技术学会联合牵头组建的NVI技术创新联盟在BIRTV2024超高清全产业链发展研讨会上宣布正式成立。 活动现场 NVI技术创新联...

关键字: VI 传输协议 音频 BSP

北京2024年8月27日 /美通社/ -- 在8月23日举办的2024年长三角生态绿色一体化发展示范区联合招商会上,软通动力信息技术(集团)股份有限公司(以下简称"软通动力")与长三角投资(上海)有限...

关键字: BSP 信息技术
关闭
关闭