ModelSim和QuestaSim功能简介及应用
扫描二维码
随时随地手机看文章
ModelSim支持RTL仿真,门级仿真,时序仿真:
主要特点:
*采用直接编译结构,编译仿真速度最快;
*单一内核无缝地进行VHDL和Verilog混合仿真;
*与机器和版本无关,便于数据移植和库维护;
*与机器无关的编译代码编于保护和利用IP;
*简单易用和丰富的图形用户界面,快速全面调试;
*Tcl/Tk用户可定制仿真器;
*完全支持VHDL/Verilog国际标准,完全支持Verilog 2001;
*支持众多的ASIC和FPGA厂家库;
*集成的Performance analyzer帮助分析性能瓶颈,加速仿真;
*灵活的执行模式,Debug模式可以进行高效的调试,效率模式大幅度提高仿真速度。
*加强的代码覆盖率功能Code coverage,能报告出statement 、branch、condition、
* expression、toggle、fsm等多种覆盖率情况,进一步提高了测试的完整性;
*同一波形窗口可以显示多组波形,并且能进行多种模式的波形比较(Wave Compare);
*先进的Signal Spy功能,可以方便地访问VHDL 或者 VHDL 和Verilog 混合设计中的下层模块的信号,便于设计调试;
*支持加密IP;
*集成的 C调试器,支持 用C 语言完成测试平台和模块;支持64位的OS;
ModelSim用户界面:
ModelSim设计流程:
ModelSim coverage验证:
ModelSim Dataflow窗口:
QuestaSim是第一个基于标准的单核验证引擎,集成了一个HDL模拟器,一个约束求解器,一个判断引擎,功能覆盖,以及一个通用的用户界面。
主要特点:
*内建单内核仿真器支持SystemVerilog、verilog、VHDL、PSL以及SystemC。
*内建约束解释器支持Constrained-random激励生成,以实现Testbench-Automation;
*支持基于PSL,SystemVerilog语言断言的功能验证,支持业界最著名的0-in Checkware 断言库功能验证
*集成化支持功能覆盖率检查与分析
*高性能的RTL和Gate-level仿真速度
*支持用SystemVerilog和SystemC实现高层次testbench设计与调试
*高性能集成化的混合语言调试环境加速对混合验证语言;(SystemVerilog,SystemC,PSL,VHDL,Verilog)的交叉调试与分析
*基于标准的解决方案能支持所有的流程,便于保护验证上的投资
*提供最高性价比的功能验证解决方案
Questa AFV提供真正的混合语言验证
Questa AFV是以混合语言流程 (mixed language flow) 为目标的单核心验证解决方案,
它同时支持SystemVerilog、VHDL、PSL和SystemC,使设计人员能够选择最合适的语言。
除此之外,与SystemVerilog验证能力的紧密连结,并将其用于受限随机
(constrainedrandom)测试平台的产生以及功能覆盖率的验证也对VHDL使用者大有好处。
QuestaSim用户界面与ModelSim类似,命令也完全兼容。
QuestaSim Coverage检查:
QuestaSim DPI Use Flow: