当前位置:首页 > EDA > 电子设计自动化
[导读]摘要:介绍了一种基于DSP+FPGA芯片技术的高精度程控交流电源的实现方法,利用FPGA实现了任意波形发生功能,并对功率逆变等电路进行了详细的分析和设计,最后给出了实验结果以及相关波形。关键词:交流电源;程控;任

摘要:介绍了一种基于DSP+FPGA芯片技术的高精度程控交流电源的实现方法,利用FPGA实现了任意波形发生功能,并对功率逆变等电路进行了详细的分析和设计,最后给出了实验结果以及相关波形。

关键词:交流电源;程控;任意波形发生

1 引言

随着自动测试技术的不断发展,对程控交流电源的性能也提出了新要求,不仅要求功率大,精度高,而且要求输出范围宽,波形可任意程控。这里介绍了一种基于DSP+FPGA芯片技术的高精度程控交流电源的实现方法,利用FPGA实现了任意波形发生功能,并且获得了极高的输出精度和灵活的输出波形控制,满足各种复杂测试需求。

2 基本原理与方案

程控交流电源原理框图如图1所示。

交流输入和整流滤波电路将输入电压经过整流滤波后为后续电路提供一个较纯净的电压。偏置电路为所有电路提供偏置电压。

功率部分结构上采用两级变换,实现前后级之间隔离,主要包括DC/DC变换和全桥逆变两部分。由于输出容量S=750 VA,为减小体积、提高效率,功率变换采用开关方式。考虑到输出电压和功率的设计要求,前后级均采用全桥拓扑。前级DC/DC使用高频变压器进行输入与输出的电气隔离,同时,控制电路取样输出电压进行闭环控制,可得到稳定的直流输出。后级全桥逆变采用正弦脉宽调制(SPWM)技术,以任意波形发生器的输出为参考基准,根据等效面积原理,生成所需波形的等效PWM波。通过控制逆变电路中开关器件的通断,获得恒幅值的高频调制波形,经整形滤波后,得到需要的输出波形。利用任意波形发生器,改变调制信号的频率和幅度,可实现输出的精确调节。

DSP+FPGA控制电路是程控交流电源的核心,它实现了电源高精度实时控制和波形任意发生的需求,完成了功率电路的PID控制和与相关外围电路的通信。DSP+FPGA控制电路将输入和反馈的幅值、频率、相位等信息处理后,生成所需SPWM信号,控制电源输出,而实际输出的幅值、频率等参数在DSP+FPGA控制电路中取样标定后,送回人机界面及相关接口电路,通过液晶显示器实现信息实时显示。

3 关键电路设计

3.1 任意波形发生电路设计

程控交流电源输出电压可编程的特性是通过参考电压信号的可编程特性来实现的。为实现电源任意波形输出,要求参考电压信号可以是正弦波(频率、幅值可根据需要设定),也可以是在正弦波上叠加谐波,还可以是任意变化的动态信号波。可见,产生高精度可编程参考电压信号的任意波形发生器的设计是程控交流电源设计中的关键环节。由于直接数字合成(DDS)技术在相对带宽、频率转换时间、高分辨率、相位连续性、正交输出以及集成化等一系列性能指标方面远超过传统频率合成技术所能达到的水平,因此采用DDS技术设计任意波形发生器,使输出具有极高的频率分辨率和快速输出转换能力,同时使用FPGA器件设计DDS电路,可以实现信号波形的多样化,而且方便可靠,简单经济,系统易于扩展。DDS的结构有很多种,其基本电路原理可用图2来表示。

波形信号的产生由高性能的TMS320C31型DSP控制器实现。该控制器具有强大的指令运算功能和数据处理能力,很容易实现各种控制算法及高速实时采样,可提高系统的工作效率。DDS电路采用FPGA设计,主要由3部分组成:①k和相位初始控制字A的接收电路,由DSP经锁存器送

到相位累加器;②相位累加器电路是整个DDS电路的核心,其精度和速度影响整个通道的性能。该电路采用VHDL语言设计。相位累加器接收DSP发送的32位k和A,在时钟脉冲的作用下,以A为起点,连续进行k值相加,生成有规律的32位相位地址码,输出锁存器将每个相位地址码锁存,取其中高18位寻址波形存储器。在相位舍位条件下,由于相位累加器的输出为周期序列,易产生有规律的杂散噪声。为此,采用抖动注入技术,用18位的随机数与要舍去的低18位相加后,再去寻址波形存储器,这样就破坏了寻址序列的周期性,将有规律杂散分量变成随机的相位噪声,从而有效消除相位舍位引起的杂散噪声;③幅度控制字U的接收、D/A转换和滤波电路。DSP将12位的U送入相应锁存器,与波形存储器中的数据一起送入D/A转换器,经低通滤波器得到所需模拟信号。

(1)频率可调设计  DDS系统采用5.5 MHz晶振,经128分频后产生42.968 75 kHz参考时钟,因此,最小频率分辨率为42.968 75 kHz/232=10μHz。若要得到45Hz~1kHz步进10μHz的频率,则k值相应取值为:45Hz时,k=45Hz/10μHz=4.5x106;1kHz时,k=1kHz/10μHz=108。因此,k值取范围为4.5×106~108。

(2)相位可调设计  相位累加器是32位的,理论上相位分辨率可达到(1/232)x360°=8.38x10-8(°)。为实现相位分辨率为0.1°,则初始相位控制字为0.1/(8.38x10-8)=1193 046。若要依次得到初始相位为0~359.9°,则初始相位值设定为1 193 046的0~3 599倍。将1 193 046以二进制形式存储于程序存储器,当接收到相位设定值时,先将设定值乘以1 193 046,再转换为相位初始控制字。

(3)幅度可调设计  在幅度调节设计中采用了双D/A的设计方法。波形D/A为DAC1,幅度D/A为DAC2,DAC1用于把波形数据转换成模拟量,DAC2用于输出信号的幅度调节。由于DAC1的参考电压由DAC2提供,因此可利用对DAC1参考电压的控制来实现幅度的调节。设计中DAC2位数N选用12位,参考电压UR取5 V。D1为DAC2的输入数据,D2为DAC1的输入数据,Uo为D/A转换器输出。由此可得:Uo=(URD1/2N)D2/2N。通过查表将数据D2读到幅度基准寄存器,可获得幅度范围0~5 V。经反馈及变换电路后幅度范围为0~300V。

3.2 逆变电路设计

逆变电路采用SPWM方式。由于调制后的信号中除含有调制信号和高频率的载波频率及载波倍频附近的频率分量外,几乎不含其他谐波。因此,提高开关频率可消除逆变器的低次谐波,减小谐波损耗,但开关频率过高会使逆变器的开关损耗及电磁干扰大幅增加,同时给DSP的运算及D/A转换带来压力。此外,死区时间在脉宽中所占的比例过大也会造成占空比丢失。因此,从开关器件的损耗、谐波失真度之间折中,选取开关频率为80 kHz。由于单极性调制产生的波形失真较大,这里采用双极性调制技术。全桥的4个功率管都工作在较高的载波频率,同一桥臂的两个功率管互补导通,可得到较为理想的输出波形。

为降低调制复杂程度,采用异步方式SPWM技术实现频率输出的精密控制,保持调制频率(即开关频率)fc固定不变,通过改变载波比N完成fo的变化。由于电源最高输出频率只有1 kHz,所以N较大,一周期内脉冲数较多,脉冲不对称产生的不利影响较小。

设计中采用电压跟踪控制方法生成SPWM波形,可实现高精度输出。该方法具有高频滤波设计简单,输出谐波小的优点,其产生的误差在工程上可忽略不计。工作原理如下:采用闭环控制,将希望输出的波形作为指令信号U*,将实际波形作为反馈信号U,通过两者的瞬时值比较来决定逆变电路各器件的通断,使实际的输出跟踪指令信号变化。在比较控制过程中,设置一个固定的时钟,以固定采样周期对指令信号和被控量采样,按偏差的极性来控制开关器件通断。在时钟信号到来时刻,若U<U*,令功率开关导通,使U增大;若U>U*,则令功率开关关断,使U减小。这样,各采样时刻的控制作用都使实际电压与指令电压的误差减小,只要N足够大,即可保证电压跟踪控制精度。考虑到功率器件的开通和关断都需要时间,为防止上下臂直通造成短路,需设置一定的死区时间。因此,实际电路工作时,考虑到功率器件的开通和关断时间,调制度M=0.85。最大输出电压有效值为300 V,故前级电压输出应为:/0.85=500V。逆变电路关键参数设计过程如下:

(1)输出滤波器的设计

①滤波电感:最大纹波电流取满功率输出正弦电流峰值的30%,即。而纹波电流△i=[(ui-Uo)/L](D/fs)=(ui-uo)uo/(Lui),其中ui为前级输出电压,D为占空比。由上式可知,当uo=0.5ui时,△i最大,故有:△Imax=ui/(4Lfs),所以L=1.49 mH,取1.5 mH。

②滤波电容:滤波电感、电容一起构成低通滤波器。SPWM方式下,为滤除高次谐波成分,取滤波器截至频率为开关频率的1/10,即(2πfs)/10,故C=0.26μF。为消除器件非理想特性及死区等影响,电容值需大一些,设计中取为1μF。

(2)陷波器的设计

为进一步降低谐波失真,在输出滤波器后侧设置了两级陷波器电路,电路如图3所示。

图中,L1与C1构成第一级陷波器,用于滤除开关频率噪声,谐振频率取fs(80 kHz),取C1=2μF,则L1=[1/(2πfs)2]/C1=2μH;L2与C2构成第二级陷波器,滤除开关频率二倍频噪声。谐振频率取为160 kHz,取C2=2μF,则L2=500 nH。

4 实验结果

在样机上进行了实验验证。额定输出功率750 VA,可实现频率变化范围45 Hz~1 kHz,频率分辨率为10 μHz,电压变化范围0~300 V。满载300 V正弦电压输出波形uo如图4所示。

图5示出动态变化时uo波形。图5a中uo由100 Hz/80 V逐渐向250 Hz/200 V变化,图5b中uo在100Hz/240 V和200 Hz/120 V之间交替变化。

5 结论

实验结果表明,该方案较好地实现了复杂测试对交流电源的需求。采用先进的DDS技术,实现输出精度高、波形输出灵活等性能,利用EDA方法,将实现任意波形的DDS关键核心部分集成在FPGA芯片内,大大简化了电路,降低了成本,提高了可靠性。采用正弦调制技术,实现了输出功率大、谐波含量低等性能。通过实际测试,取得了比较理想的效果,完全符合设计要求。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

9月2日消息,不造车的华为或将催生出更大的独角兽公司,随着阿维塔和赛力斯的入局,华为引望愈发显得引人瞩目。

关键字: 阿维塔 塞力斯 华为

加利福尼亚州圣克拉拉县2024年8月30日 /美通社/ -- 数字化转型技术解决方案公司Trianz今天宣布,该公司与Amazon Web Services (AWS)签订了...

关键字: AWS AN BSP 数字化

伦敦2024年8月29日 /美通社/ -- 英国汽车技术公司SODA.Auto推出其旗舰产品SODA V,这是全球首款涵盖汽车工程师从创意到认证的所有需求的工具,可用于创建软件定义汽车。 SODA V工具的开发耗时1.5...

关键字: 汽车 人工智能 智能驱动 BSP

北京2024年8月28日 /美通社/ -- 越来越多用户希望企业业务能7×24不间断运行,同时企业却面临越来越多业务中断的风险,如企业系统复杂性的增加,频繁的功能更新和发布等。如何确保业务连续性,提升韧性,成...

关键字: 亚马逊 解密 控制平面 BSP

8月30日消息,据媒体报道,腾讯和网易近期正在缩减他们对日本游戏市场的投资。

关键字: 腾讯 编码器 CPU

8月28日消息,今天上午,2024中国国际大数据产业博览会开幕式在贵阳举行,华为董事、质量流程IT总裁陶景文发表了演讲。

关键字: 华为 12nm EDA 半导体

8月28日消息,在2024中国国际大数据产业博览会上,华为常务董事、华为云CEO张平安发表演讲称,数字世界的话语权最终是由生态的繁荣决定的。

关键字: 华为 12nm 手机 卫星通信

要点: 有效应对环境变化,经营业绩稳中有升 落实提质增效举措,毛利润率延续升势 战略布局成效显著,战新业务引领增长 以科技创新为引领,提升企业核心竞争力 坚持高质量发展策略,塑强核心竞争优势...

关键字: 通信 BSP 电信运营商 数字经济

北京2024年8月27日 /美通社/ -- 8月21日,由中央广播电视总台与中国电影电视技术学会联合牵头组建的NVI技术创新联盟在BIRTV2024超高清全产业链发展研讨会上宣布正式成立。 活动现场 NVI技术创新联...

关键字: VI 传输协议 音频 BSP

北京2024年8月27日 /美通社/ -- 在8月23日举办的2024年长三角生态绿色一体化发展示范区联合招商会上,软通动力信息技术(集团)股份有限公司(以下简称"软通动力")与长三角投资(上海)有限...

关键字: BSP 信息技术
关闭
关闭