当前位置:首页 > 工业控制 > 电子设计自动化
[导读]〓 Blast Create 设计师可以通过Blast Create对RTL级代码进行综合、观察、*估,改善其代码质量、设计约束和设计可测性;并且通过SVP技术建立精确地设计原型进行布局规划。 Blast Create 包括逻辑综合、物理综合、DFT

〓 Blast Create

设计师可以通过Blast Create对RTL级代码进行综合、观察、*估,改善其代码质量、设计约束和设计可测性;并且通过SVP技术建立精确地设计原型进行布局规划。 Blast Create 包括逻辑综合、物理综合、DFT分析和扫描链插入、功率优化和静态时序分析并具有统一的用户环境。通过Blast Create可很好的完成前端设计和后端设计的连接,缩短了设计周期。

主要特点:

1、全特性的、高容量的RTL综合引擎,并提供一种可预测设计收敛的途径;

2、全芯片快速的详细布局和全局的布线可实现千万门的设计并可预测时序收敛;

3、集成的DFT技术提供一种丰富的可测性分析解决方案;

4、单一集成环境、执行代码、公共的分析引擎和统一的数据库模型,消除不必要的文件转换;使用方便,提高设计效率并确保整个设计的相关性;

5、与工业标准的代码风格、设计约束以级寄生参数文件格式兼容

〓 Blast RTL

基于Gain-Based 综合技术的Blast RTL,可大大地缩短运行时间和节省内存空间,内嵌静态时序分析有助于设计师随时发现时序问题。Blast RTL 对全芯片的综合是基于精确的互连延时和单元模型,而不是传统线延估计模型,因此可以快速实现互连延时的收敛。同时,由于单元模型的精确选择既能做到单元面积小、功耗低,又能有利于克服信号噪声(SI)。

主要特点:

1、 综合容量大;

2、综合速度快;

3、能实现低功耗设计和优化;

4、及时报告有延时问题的路径,以便于按需要修改RTL和约束条件;

5、与物理设计软件无缝连接,快速进入物理设计;

6、自动的Data-Path生成,能保证设计产品性能高,面积小;

7、集成扫描链扦入,保证电路的可测性设计;

8、支持标准HDL代码,VHDL IEEE 1076-87/93,Verilog IEEE 1064 的标准;

9、从RTL到GDSII, 全流程单一增量式时序分析器和公共时序约束;

10、保证前后端时序的一致性;

11、支持层次化时序约束;

12、支持标准接口:SDC,LIB,DEF,LEF,GDSII

〓 Blast Fusion

它包括物理综合和优化,布局、布线,时钟树生成,平面布局和功耗规划,详细布局、布线,RC的提取和内嵌增量时序分析工具。它是基于专利技术Fixed-timing和单一数据模型算法,这样能消除时序迭代,加速产品快速进入市场。

主要特点:

1、FixedTiming 方法;

2、统一数据库模型;

3、超级单元模型;

4、物理综合;

5、时钟树综合;

6、无网格自动布线器;

7、功能强大的人机交互布局、布线能力;

8、功能强大的信号完整性设计和检查,可保证投片一次成功;

9、全面支持可制造性设计;

10、开放式结构界面,易于二次开发

〓 Blast Noise

Blast Noise与Blast Chip或Blast Fusion同步运行且贯穿整个IC实现流程,自动分析和调整芯片设计以避免串绕噪声,串绕延迟及电迁移等信号完整性问题,消除了传统解决方案所带来的繁杂的版图后分析和修正的迭代过程。

主要特点:

1、采用专利的2Pi模型及先进的过滤机制准确分析串绕噪声;

2、自动信号翻转率均衡及时序窗口算法分析、避免串绕延迟;

3、多种手段进行串绕修正,如Buffer insertion, Gate sizing, Track reodering, Wide-spacing routing, shield routing等;

4、信号电迁移的分析及修正;

5、丰富且直观易用的信号完整性分析报告

〓 Blast Plan

Blast Plan是用于大规模集成电路和片上系统(SoCs)层次化设计,它与Blast Fusion共同组成一体化设计流程。

主要特点:

1、平衡Blast Fusion的高容量和顶层模块数最小化,更早作布局规划,更早预见时序收敛性;

2、整个层次化方法支持“自底向上和自顶向下”的流程;

3、独特的“GlassBox” 抽取技术使得层次化设计可完成精确的串扰和噪声建模、天线效应的修补;

4、“Gain-based”*估技术提供非常精确的时序预算;

5、利用门级、RTL级、宏单元和“Black Box”单元的网表进行早期设计规划;

6、易用的GUI界面有益于层次规划;

7、管脚最优化以满足设计的时序收敛和布通率;

8、通过全流程单一的增量式提取和时序分析达到“构造即正确的”时序设计流程。

〓 Bail Rail

提供功耗完整性的解决方案,将功耗完整性分析贯穿于整个设计流程。

主要特点:

1、准确、内嵌的功耗分析;

2、快速、准确的电压降分析;

3、灵活的早期分析;

4、电迁移效应分析;

5、电压降效应对时序的影响;

6、大规模的设计容量,支持层次化设计(>20M);

7、文本及图形化的结果显示;

8、与Blast Fusion紧密结合,完成低功耗设计;

9、与第三方工具接口,支持业界标准格式的文件



来源:风中的叶子0次

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

9月2日消息,不造车的华为或将催生出更大的独角兽公司,随着阿维塔和赛力斯的入局,华为引望愈发显得引人瞩目。

关键字: 阿维塔 塞力斯 华为

加利福尼亚州圣克拉拉县2024年8月30日 /美通社/ -- 数字化转型技术解决方案公司Trianz今天宣布,该公司与Amazon Web Services (AWS)签订了...

关键字: AWS AN BSP 数字化

伦敦2024年8月29日 /美通社/ -- 英国汽车技术公司SODA.Auto推出其旗舰产品SODA V,这是全球首款涵盖汽车工程师从创意到认证的所有需求的工具,可用于创建软件定义汽车。 SODA V工具的开发耗时1.5...

关键字: 汽车 人工智能 智能驱动 BSP

北京2024年8月28日 /美通社/ -- 越来越多用户希望企业业务能7×24不间断运行,同时企业却面临越来越多业务中断的风险,如企业系统复杂性的增加,频繁的功能更新和发布等。如何确保业务连续性,提升韧性,成...

关键字: 亚马逊 解密 控制平面 BSP

8月30日消息,据媒体报道,腾讯和网易近期正在缩减他们对日本游戏市场的投资。

关键字: 腾讯 编码器 CPU

8月28日消息,今天上午,2024中国国际大数据产业博览会开幕式在贵阳举行,华为董事、质量流程IT总裁陶景文发表了演讲。

关键字: 华为 12nm EDA 半导体

8月28日消息,在2024中国国际大数据产业博览会上,华为常务董事、华为云CEO张平安发表演讲称,数字世界的话语权最终是由生态的繁荣决定的。

关键字: 华为 12nm 手机 卫星通信

要点: 有效应对环境变化,经营业绩稳中有升 落实提质增效举措,毛利润率延续升势 战略布局成效显著,战新业务引领增长 以科技创新为引领,提升企业核心竞争力 坚持高质量发展策略,塑强核心竞争优势...

关键字: 通信 BSP 电信运营商 数字经济

北京2024年8月27日 /美通社/ -- 8月21日,由中央广播电视总台与中国电影电视技术学会联合牵头组建的NVI技术创新联盟在BIRTV2024超高清全产业链发展研讨会上宣布正式成立。 活动现场 NVI技术创新联...

关键字: VI 传输协议 音频 BSP

北京2024年8月27日 /美通社/ -- 在8月23日举办的2024年长三角生态绿色一体化发展示范区联合招商会上,软通动力信息技术(集团)股份有限公司(以下简称"软通动力")与长三角投资(上海)有限...

关键字: BSP 信息技术
关闭
关闭