LTE基带目标设计平台方案详解
扫描二维码
随时随地手机看文章
满足下一代无线基站设计的灵活性和可扩展性
Xilinx® FPGAs是处理无线基站设计的理想平台,可以满足不断提高的技术和商业要求。 其具有固有的可扩展性和可重构性,可以降低在动态的市场中需要进行昂贵的重新设计的风险。它提供的大规模并行处理能力可以简化通道卡设计、降低系统的成本 和功率浪费,并缩小系统的体积。
加速3GPP-LTE开发
Xilinx LT E基带目标设计以领先市场的Xilinx Virtex®和Spartan® FPGA系列为基础,将丰富的通用和特定 LTE 无线接口 IP、综合的设计环境和经过预验证的定向参考设计结合到了一起。 通过提供预置的经过高度优化的 3GPP-LTE layer-1 组件,LTE基带平台使开发人员能够把精力集中到产品差异上,而不是如何去实现复杂的物理层功能。
LTE基带目标设计平台
经过成本和功率优化的基带
无论目标基站的配置如何,开发人员都可以使用方便的图形用户接口,方便地配置 LTE 基带目标设计平台LogiCORE™ IP的组件,优化成本和功率。 例如,LTE Turbo Decoder可以由1、2、4或8个并行解码装置生成,这样可以实现从微蜂窝到最复杂的宏蜂窝的所有外形的资源优化。 开发人员可以把Xilinx的生产质量的 LTE 基站功能集成到现有的设计中,或者定制Xilinx LTE定向参考设计来利用它们本身的增值技术。
LTE基带目标设计平台的组件
LTE基带目标设计平台的关键特点
• 作为嵌入式开发套件(EDK)项目交付系统级参考设计
• 轻松的修改和增加客户 IP
• 经过高度优化的 LTE 基带目标设计平台 LogiCORE IP 组件
• 组件 LogiCORE IP 可以获得位准确度性能 C 模型的支持,从而加速了系统级仿真。
基带处理生态系统
基带处理子系统的设计不能与其周围环境割裂开来。基于这种考虑,Xilinx和Wintegra有限公司已经开始合作优化Layer-1和更高层之间的交互,这对满足 3GPP-LTE 苛刻的端到端系统的潜在目标至关重要。
基于报文的应用程序编程接口(API)支持3GPP-LTE规范定义的设施和过程,同时使开发人员无需再去了解底层 IP 接口任务的细节。与 LTE 基带目标设计平台的其它部分相同,API支持各种基站外形、带宽和帧结构。API 起初是在Xilinx Microblaze™软处理器上实现的,它对于任何处理元件都是可移动的,并且设计成可以适应各种公共连接功能选配件。
Xilinx还与许多系统集成商网络合作,致力于加速作为LTE基带目标设计平台的组成部分的交钥匙产品和服务的交付速度。除了平台专业技术,这些 公司还提供了增值IP,以及丰富的无线系统集成和验证经验。所有的Xilinx基带处理元件都设计用于生产系统,并使用Agilent Technologies的LTE测试设备进行了系统级测试。
完整的LTE基站设计
LTE基带目标设计平台与Xilinx多模式无线目标设计平台相结合可以设计出端到端的LTE基站设计,包括无线、基带、媒体访问控制(MAC)和 传输功能。这些模块化平台协调工作可以简化开发过程,并降低LTE频分双工(FDD)和时分双工(TDD)变体的成本。利用对可编程的LTE基带处理和数 字前端(DFE)音频子系统可以同时进行的设计和开发的公共平台,开发人员可以获得灵活性和可扩展性,来满足不断提高的下一代3G和4G基站构架在产品和 上市时间上要求。
Xilinx LTE基带定向参考设计
LTE Downlink 发射器
LTE Downlink 接收器
LTE Uplink 接收器
LTE基带Downlink目标设计平台
Xilinx LTE基带目标设计平台 LogiCORE IP 组件
LTE Turbo解码器
LTE Turbo编码器
LTE信道解码器
LTE信道编码器
LTE MIMO解码器
LTE MIMO编码器
FFT/iFFT
DFT/iDFT
LTE RACH检测器
卷积编码器
Viterbi解码器
请访问 www.xilinx.com/cn/esp/wireless.htm#baseband 和 www.xilinx.com/cn/ipcenter/fec_index.htm 查找:
• 参考设计材料
• 评估板的LTE基带目标设计平台LogiCORE IP组件
• 支持文件
• 更多信息
注意: 推荐安装最新版的 Xilinx ISE® 软件生成评估网表。