PCB设计解惑-差分信号剖析(1)
扫描二维码
随时随地手机看文章
驱动端发送两个大小相等,方向相反的信号,接收端会有一个相减器,比较这两信号的差值,来判断逻辑位是 0或是 1,此即所谓的差分讯号[1]。 而下图是实际 PCB差分走线[1]。Advantage 使用差分讯号的第一个好处,就是具错误更正效果[2]。由上图知道,如果在单端讯号中有噪声,则会直接进入接收器,严重一点可能会造成逻辑误判。在那些对于时序有很精密要求的系统中,会有很重大的影响。然而前述已知,接收端会有一个相减器,因此对差分讯号而言,即便有噪声,其噪声会透过相减器相消。 由于差分信号的逻辑判断,是仰赖两个信号的交点,如下图[4] :不像单端信号依靠高低两个电压判断,因而受工艺,温度的影响小,能降低时序上的误差,同时也更适合于低幅度信号的电路。目前流行的 LVDS(low voltage differential signaling)就是采用差分讯号型式[5-6],下图是 LVDS Connector的图片[7] :