当前位置:首页 > 单片机 > 单片机
[导读]基于嵌入式系统发展的需要,提出TMS320VC5402 DSP与AT89C51单片机通信的三种设计方案。

  :基于嵌入式系统发展的需要,提出TMS320VC5402 DSPAT89C51单片机通信的三种设计方案。利用TMS320VC5402的多通道缓冲串口MCBSP分别实现TMS320VC5402AT89C51SCISPI串行通信,以及通过TMS320VC54028位增强主机接口HPI8实现TMS320VC5402AT89C5l并行通信。就硬件接口电路和软件编程进行详细的阐述。

关键词:单片机  DSP  MCBSP  HPI

 

    DSP和单片机构成双CPU处理器平台,可以充分利用DSP对大容量数据和复杂算法的处理能力,以及单片机接口的控制能力。而DSP与单片机之间快速正确的通信是构建双CPU处理器的关键问题。下面就此问题分别设计串行SCISPI和并行HPI三种连接方式。

 

1  串行通信设计与实现

1 1 SCI串行通信设计

1.1.1  多通道缓冲串行口McBSP原理

    TMS320VC5402(简称VC5402)提供了2个支持高速、全双工、带缓冲、多种数据格式等优点的多通道缓冲串行口McBSPMCESP分为数据通路和控制通路。①数据通路负责完成数据的收发。CPUDMAC能够向数据发送寄存器DXR写入数据,DXR中的数据通过发送移位寄存器XSR输出到DX引脚。DR引脚接收数据到接收移位寄存器RSR,再复制到接收缓冲寄存器RBR,最后复制到数据接收寄存器DRR。这两种数据多级缓冲方式使得数据搬移和片外数据通信能够同时进行。②控制通路负责内部时钟产生,帧同步信号产生,信号控制和多通道选择。另外.还具有向CPU发送中断信号和向DMAC发送同步事件的功能。MCBSP时钟和帧同步信号通过CLKRCLKXFXRFSX引脚进行控制,接收器和发送器可以相互独立地选择外部时钟和帧同步信号,也可以选择由内部采样率发生器产生时钟和帧同步信号。帧同步脉冲有效表示传输的开始。


1.1.2 SC
I串行接口设计

设置VC5402McRSP输出时钟和帧同步信号由内部采样率发生器产生,内部数据时钟CLKG和帧同步信号FSG驱动发送时钟CLKX和帧同步FSX(CLKXM=lFSXM=lFSGM=1),输入时钟也由内部采样率发生器产生,内部数据时钟CLKG驱动接收时钟CLKR(CLKRM=1),同时由CPU时钟驱动采样率发生器(CLKSM=1)。考虑到AT89C51(简称C51)串口发送数据帧中第l位为起始位,因此可以利用该位驱动输入帧同步信号FSR,同时要置忽略帧同步信号标志为1。其中FSG帧同步脉冲宽度=(FWID+1)·CLKGFSG帧同步脉冲周期=(FPER+1)·CLKG;采样率发生器分频系数(采样率=波特率)=FIN(CLKGDV+1)


    SCI
串口连接如图l所示。

1.1.3  波特率不一致的处理

VC5402初始化(以图1为例)

STM#SRGRl,SPSAl

STM#ooFEHSPSDlFSG帧同步脉冲宽度位为1CLKG

;波特率为100 MHz(0X(OFF)=392 156 bs

STM#SRGR2SPSAl

STM#3D00H,SPSDl;内部采样率发生器时钟由CPU驱动

    C51初始化:

MOV TMOD,#20H

MOVTLl,#FFH

MOVTHl#FFH  C51波特率=(2SMOD32)*(fosc12)[1(256一初值)]24 509 bs

MOV SCON#50H  ;置串口方式l,每一帧10位数据.允许接收

MOV PCON#80H  ;设置SMOD=1

VC5402波特率/C51波特率=(392 15624 509)=16000 49


    VC5402
每发送16位数据,C51只采样1位数据。在VC5402存储器中开辟一个空间对每次发送的8位数据进行扩展,1位扩为16位,00000HlFFFFH,共扩为128位。在数据头部填加16位起始位0000H,数据尾部填加停止位FFFFH。在VC5402发送控制寄存器XCR中设置XWDLEN=000(1字含8),即可将要发送的8位数据封装成110字的数据。这也符合C51串口1方式下110位的数据格式。C51116VC5402采样速率接收数据,0000H采样为0FFFFH采样为1,由此可以将接收到的200位恢复为8位数据,停止位进入RB8


    C51
每发送1位数据,VC5402要采样为16位数据。C51一次发送的10位数据的起始位触发VC5402的接收帧同步。由于VC540216C51的采样速率接收数据,1位采样为16位,0采样为0000H1采样为FFFFH.只采样发送来的10位中的前9位,9位封装成144位,即接收的1帧数据完成。VC5402将收到的144位数据在开辟的存储器空间存放,抛弃前16位,在剩下的128位里分成8组,每组16位。比较其中间的8位,若有4位以上为1,则该16位为1,反之则为0。由此将接收到的144位恢复为8位数据。


    为了不让
CPU频繁地被数据接收和发送打断,将DMAMCBSP联合使用来控制数据的接收和发送。RRDY直接驱动MCBSPDMAC接收数据事件(REVENT事件)XRDY直接驱动MCBSPDMAC发送数据事件(XEVENT事件)


    SCI
通信协议如图2所示

1. 2 SPI串行通信设计

    C51置为主机,VC5402为从机。McBSP的时钟停止模式(CLKSTP=1X)兼容SPI模式,接收部分和发送部分内部同步。McBSP可以作为SPI的从机或主机。发送时钟BCLKX作为SPI协议的移位时钟SCK使用,发送帧同步信号BFSX作为从机使能信号nSS使用,接收时钟BCLKR和接收帧同步信号BFSR不使用。它们在内部分别与BCLKXBFSX直接连接。BDX作为MISO,而BDR作为MOSI,发送和接收具有相同字长。

   
     
C51
中的并口P11P12作为扩展串行SPI输人输出口与VC5402连接,P10作为串行时钟输出口,P13作为帧同步信号输出口_


    SPI
串口连接如图3所示。

VC5402初始化程序(以图3为例)

STM#SPCRllSPSAl;设置时钟停止位进入MCBSPSPI模式

STM#0X1000SPSDl;时钟开始于上升沿(无延迟)

STM#SPCRl2,SPSAl

STM#0X0040SPSDlXINTXRDY(即字尾)驱动

STM#PCRlSPSAl

STM#0X000CSPSDl;对发送和接收时钟,同步帧进行设置

STM#RCRllSPSAl

STM#0X0000SPSDl;接收数据l1字.18

STM#XCRllSPSAl

STM#0X0000SPSDl;;发送数据11字.18位;

   
   
P1
0发送到VC5402的移位时钟是保证DSP正确采样接收和发送数据的时钟。它要保证和C51的采样接收和发送数据的时钟一致.才能使主从机同步。

 

2  并行通信设计与实现

2.1 VC5402HPI接口原理

HPI8是一个8(HD0HD7)的连接DSP与主机设备或主处理器的并行接口。DSP与主机通过DSP的片内RAM交换数据,整个片内RAM都可以作为HPI8的存储器。HPIA地址寄存器只能由主机直接访问,存放当前寻址的存储器的地址;HPID数据锁存器只能由主机直接访问,存放当前要写入或读出的数据;HPIC控制寄存器可以被主机和VC5402共同访问。HPI本身的硬件中断逻辑可以完成主从设备之间的握手,主机通过置HPIC中的特定位产生DSP中断,同样DSP通过nHINT引脚对主机产生中断。HRDY引脚用于自动调节主机访问HPI的速度,使慢速外部主机与DSP能很好地匹配。HRDYHCS使能,即当HCS为高时HRDY一直为高,而当EMUlnOFF为低时,HDRY输出高阻。


    HPI
连接如图4所示。

2.2  并行接口设计

    C51置为主机,VC5402置为从机。C51PO口和HPI8位数据线HD0HD7相连作为数据传输通道,P10P13设置为输出控制HPI口的操作。其中P10作为读写控制选通信号连接HRWP11连接字节识别信号HBIL,控制读写数据是属于16位字的第1还是第2字节;P12P13分别连接HCNTL0HCNTLl,以实现对HPICHPIAHPID寄存器的访问;nRDnWR连接nHDSlnHDS2作为数据选通信号来锁存有效的HCNTLO1HBILHRW信号。nINTl作为输入,与HPI口的主机中断信号nHINT相连。nHCS一直接地,而nHAS口和ALE口相连接,在HCNTL0IHBILHRW信号有效之后,设置nHDSl为低电平,则实现了读写的数据选通,从而完成C51VC5402 HPI口的读写操作。在数据交换过程中,C51HPI发送数据时,通过置VC5402HPI控制寄存器HPIC中的DSPINT位为l来中断VC5402C51接收来自HPI的数据时通过查询方式,当VC5402 DSP准备发送数据时,置nHINT信号为低;C51查询到nlNTl为低时,调用接收数据子程序来实现数据的接收。

C51VC5402的并行连接如图5所示。

    主机接收和发送初始化程序(以图5连接为例)

RTITEADDRESS    ;写VC5402存储器地址信息

    CLR P12

注:①HBlL脚在传输过程中指示当前字节为第l还是第2字节。

  ②为方便DSP自举引导加载程序.常采用将nHlNT脚直接与INT2

    脚相连。


    图
5  AT89C51V05402的并行连接

SETB P13    ;主机可读写HPlA地址寄存器

CLR P10    ;主机要求写选通HPI8

MOV P0A    ;写入8位地址

CALL DELAY  ;等待地址写入完成

READDATA    ;读出VC5402存储器数据信息

SETB P12

CLR P13    ;主机可读写HPID数据寄存器

SET P10    ;主机要求读选通HPI8

MOVAP0    ;读出8位数据

CALL DELAY  ;等待数据读出完成

WRITEDATA    ;写入VC5402存储器数据信息

SETB Pl2

CLR P13    ;主机可读写HPID数据寄存器

CLR P10    ;主机要求写选通HPI8

MOV P0A    ;写入8位数据

CALL DELAY  ;等待数据写入完成

   
   
不管是串行连接还是并行连接,都要考虑到VC5402是采用33 V供电,C51采用5 V供电。两者之间存在信号电平的差异而不能直接相连,应互连接口隔离器件。

 

 

    SCI串行通信调试中,发现由于DSP的运行频率在100 MHz左右,造成内部数据时钟CLKG过快,不能与C51串口采样频率保持一致,需要软件加以处理,这样会额外消耗DSP资源。因此可以考虑将发送时钟CLKX和接收时钟CLKR接外部时钟源(慢于DSP时钟),以保证与C51串口采样频率的一致。另外在并行通信的调试中,可以知道通过HPI-8口并行通信完全没有硬件和软件开销,由DSP自身的硬件来协调冲突,因此HPI-8口使用于与单片机构件较好的主从双CPU处理器平台。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

9月2日消息,不造车的华为或将催生出更大的独角兽公司,随着阿维塔和赛力斯的入局,华为引望愈发显得引人瞩目。

关键字: 阿维塔 塞力斯 华为

加利福尼亚州圣克拉拉县2024年8月30日 /美通社/ -- 数字化转型技术解决方案公司Trianz今天宣布,该公司与Amazon Web Services (AWS)签订了...

关键字: AWS AN BSP 数字化

伦敦2024年8月29日 /美通社/ -- 英国汽车技术公司SODA.Auto推出其旗舰产品SODA V,这是全球首款涵盖汽车工程师从创意到认证的所有需求的工具,可用于创建软件定义汽车。 SODA V工具的开发耗时1.5...

关键字: 汽车 人工智能 智能驱动 BSP

北京2024年8月28日 /美通社/ -- 越来越多用户希望企业业务能7×24不间断运行,同时企业却面临越来越多业务中断的风险,如企业系统复杂性的增加,频繁的功能更新和发布等。如何确保业务连续性,提升韧性,成...

关键字: 亚马逊 解密 控制平面 BSP

8月30日消息,据媒体报道,腾讯和网易近期正在缩减他们对日本游戏市场的投资。

关键字: 腾讯 编码器 CPU

8月28日消息,今天上午,2024中国国际大数据产业博览会开幕式在贵阳举行,华为董事、质量流程IT总裁陶景文发表了演讲。

关键字: 华为 12nm EDA 半导体

8月28日消息,在2024中国国际大数据产业博览会上,华为常务董事、华为云CEO张平安发表演讲称,数字世界的话语权最终是由生态的繁荣决定的。

关键字: 华为 12nm 手机 卫星通信

要点: 有效应对环境变化,经营业绩稳中有升 落实提质增效举措,毛利润率延续升势 战略布局成效显著,战新业务引领增长 以科技创新为引领,提升企业核心竞争力 坚持高质量发展策略,塑强核心竞争优势...

关键字: 通信 BSP 电信运营商 数字经济

北京2024年8月27日 /美通社/ -- 8月21日,由中央广播电视总台与中国电影电视技术学会联合牵头组建的NVI技术创新联盟在BIRTV2024超高清全产业链发展研讨会上宣布正式成立。 活动现场 NVI技术创新联...

关键字: VI 传输协议 音频 BSP

北京2024年8月27日 /美通社/ -- 在8月23日举办的2024年长三角生态绿色一体化发展示范区联合招商会上,软通动力信息技术(集团)股份有限公司(以下简称"软通动力")与长三角投资(上海)有限...

关键字: BSP 信息技术
关闭
关闭