当前位置:首页 > 通信技术 > 通信技术
[导读]本文的主要目的就是介绍多天线多载波数字上下变频的FPGA实现方法,以及Altera提供的一种数字信号处理的工具,DSP BUILDER。

概述

数字上变频/下变频(DUC/DDC, digital up convert/ digital down convert)是数字中频设计的重要组成部分,其功能是将基带信号经过内插滤波后变到中频的频率,或者将中频的信号经过抽取滤波后降到基带的频率上。系统设计者经常面临的问题是天线数目以及载波数目在不同应用场景下会改变,此时FPGA则提供了一种非常灵活的设计实现手段。本文的主要目的就是介绍多天线多载波数字上下变频的FPGA实现方法,以及Altera提供的一种数字信号处理的工具,DSP BUILDER。

DUC/DDC的实现架构

以TD-SCDMA的DUC/DDC为例,基带频率1.28MHz, 4天线9载波,60倍上变频,30倍下变频的情况下,DUC的架构如图1所示



图1,DUC的架构

首先4天线9载波,每个载波分IQ两路,一共4×9×2=72个通道,这72个通道的数据先由duc_input_mux模块复合到一路上,输入到duc_rrc_filter上,做2倍内插以及根升余弦滤波,这是一个121阶的滤波器;输出结果分成4路,分别送到4个int5_filter(61阶)模块中,做5倍内插及补偿滤波;这4个滤波器的输出再被分成24路,送进int6_filter(41阶)模块中,做6倍内插及滤波;其结果进入混频模块mixer,与NCO产生的中频信号混频后作为最终结果输出。

DDC的架构如图2所示



图2,DDC的架构

对DDC而言,入口是4个天线下来的数据,经过混频器区分到不同频点上,再由抽取滤波器dec5_filter(41阶)做5倍抽取以及滤波;结果复合到3路上,由3个dec3_filter(61阶)做3倍抽取滤波;最后由ddc_rrc_filter(121阶)做两倍抽取以及滤波。

我们可以看出,对DUC/DDC而言,主要模块是FIR滤波器,混频器,以及数控振荡器NCO,复用解复用逻辑占用的资源非常小。滤波器占用了大部分资源,包括查找表,寄存器,RAM,乘法器。因此优化滤波器设计,以节省资源,用尽量小规模的FPGA实现更多通道的数字上下变频,成为主要的实现难度。

DSP-BUILDER简介

DSP-BUILDER是Altera Corporation的一种设计工具,可以把它看作MATLAB SIMULINK和FPGA实现软件QUARTUS II之间的一个桥梁。简单来说,在SIMULINK环境下,调用DSP-BUILDER提供的库元件,搭建的这么一个数学模型系统,不仅可以在MATLAB中仿真,还能直接生成一个ALTERA FPGA的工程,综合布局布线后上硬件验证。这里有一点是要强调的,只能调用DSP-BUILDER中的库元件才能生成一个可以综合实现的工程。

DSP-BUILDER8.0以后的版本,提供了一个新的ADVANCED BLOCK的特性,用这个新特性产生的FIR滤波器,较之以往的版本,在资源优化方面有了巨大的改进。如18通道61阶的5倍内插滤波器,由老版本生成的IP所占用的资源与ADVANCED BLOCK的比较,如下表所示:


ALUT REG M9K DSP18*18

老版本 311 652 28 13

advanced 217 533 7 12

老版本生成的IP所占用的资源与ADVANCED BLOCK的比较

可以看出,使用ADVANCED BLOCK, 无论是查找表,寄存器,还是RAM的资源,都有非常明显的降低。

此外ADVANCED BLOCK还有一些显著的优点:

1、 通道接口较之以往变的非常简单清晰,无论输入输出,主要信号只有3个,数据data,数据有效data_vld以及通道号channel。

2、 自动插入流水。只需要设置好相应参数,如时钟频率,目标器件,复用倍数等,它会在使用尽量少的资源并且满足时序的情况下,自动判断是否加入PIPELINE。

3、 系统层面的设计。它生成的所有模块,包括FIR滤波器,都有一组系统接口,可以通过不同地址对内部寄存器,如系数等,进行访问。

4、 自动实现资源复用。在时钟复用关系确定后,它能自动实现资源复用,使设计者从繁琐的优化工作中解放出来,专注于系统层面的设计。 function ImgZoom(Id)//重新设置图片大小 防止撑破表格 { var w = $(Id).width; var m = 650; if(w

整个设计的FPGA实现的资源以及功耗

这个4天线9载波的设计在Altera Corporation 的3SE80F1152I3上实现,工作频率为180倍基带速率时钟,即230MHz。所消耗资源如下表所示


ALUT REG M9K DSP18*18

数目13385 19068 330 532

所占百分比 % 21% 30% 67% 79%

整个设计的FPGA实现的资源以及功耗

内核静态功耗为734.58mW

内核动态功耗为2705.63mW

IO功耗为236.82mW

全部功耗加起来为3677.04mW。

3SE80是Altera CORPORATION的65纳米产品STRATIX III中的一款。这一系列产品在设计过程中考虑了很多功耗优化的因素,因此功耗特性比较好。比如内核电压,它是0.9V/1.1V可选,上述设计用的是1.1V电压,如果用0.9V的话,功耗还可以再降低30%。但有一点需要客户注意,使用0.9V电压的话,整个设计的时序会降低15%左右。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

随着5G网络和物联网技术的迅猛发展,天线作为无线通信系统的重要组成部分,其性能对于网络的整体表现起着至关重要的作用。优化5G网络及物联网天线不仅能够提升网络速度和覆盖范围,还能增强设备的连接稳定性和数据传输效率。本文将从...

关键字: 5G网络 物联网 天线

电磁兼容EMC,离不开测试,不管是辐射骚扰测试还是抗辐射骚扰度测试,除了EMI接收机,信号源,功率放大器等仪器之外,都要用到天线。

关键字: 电磁兼容 电路 天线

美敦力、SETI协会以及领先的制造商正在构建 NVIDIA IGX 系统, 为 AI 在工业边缘赋能

关键字: AI 天线 边缘计算

新型天线可在宽频率范围内工作 加利福尼亚州尔湾2024年5月27日 /美通社/ -- Infinite Electronics 旗下品牌,业界领先的射频、微波和毫米波产品供...

关键字: 天线 波导 TE ST

摘要:本文提出一个兼容AirFuel 和 Qi两大无线充电标准的无线充电 (WPT) 天线配置和有源整流电路,并用Cadence Virtuoso 仿真工具评测了天线配置的性能,电路仿真所用的线圈参数是目前市场上销售的线...

关键字: 无线充电 天线 有源整流系统

在无线通信系统中,发射机、传输线和天线构成了信号传输的核心环节。其中,传输线扮演着至关重要的角色,它负责将发射机产生的射频信号有效地传输至天线,以实现信号的无线发射。本文将深入探讨传输线是如何连接发射机和天线的,并阐述其...

关键字: 无线通信 发射机 天线

2024年1月18日 – 专注于引入新品的全球半导体和电子元器件授权代理商贸泽电子 (Mouser Electronics) 即日起供货Taoglas的柔性TFX隐形天线 (Invisible Antenna™)。该系列...

关键字: 天线 物联网 Wi-Fi

天线是一种变换器,它能够将传输线中的导行波转换成在无界媒介(通常是自由空间)中传播的电磁波,或者进行相反的变换。无线电设备中用来发射或接收电磁波的部件就是天线。无线电通信、广播、电视、雷达、导航、电子对抗、遥感、射电天文...

关键字: 天线 电子参数

天线测量解决方案领导者Microwave Vision Group(MVG)近日宣布,致力于解决复杂工程问题并值得信赖的天线和物联网组件提供商 Taoglas 在其位于圣地亚哥的研发机构安装了 MVG 的 SG 24 系...

关键字: 天线 物联网 射频模拟

天线测量解决方案领导者Microwave Vision Group(MVG)近日宣布,中国信通院上海工创中心(以下简称“上海工创中心”) 与浙江埃科汽车技术服务有限公司(以下简称“浙江埃科”)耗时近两年时间联合打造的上海...

关键字: 智能网联汽车 天线
关闭
关闭