富士通Custom SoC解决大数据背后的高速低功耗设计挑战
扫描二维码
随时随地手机看文章
岁末年初,当我们回顾2014年产业界的发展时,少不了IoT(物联网)和Big Data(大数据)这两个2014年科技界人们谈论最多,捧的最高的科技名词。在IEEE公布的2014 TOP10热搜排行榜上,他们也榜上有名。不过,拨开他们华丽的外衣,我们看到的是隐于其背后的各种先进的高性能及超低功耗半导体技术令人惊喜的发展。
功耗成为HPC和Networking的关键设计挑战
毫无疑问,IoT促进了低功耗的发展,但是,这只是问题的一个方面。另一方面,无所不在的移动设备产生了巨大的数据洪流,越来越多的远程监控系统以及嵌入式系统也产生了庞大的数据集,一些数据流只是在网络上流过而已。而有些会进行精细的分析,例如,从监控图像流中找出绑架了儿童的汽车牌照,或者每月才出现一次的希格斯玻色子等。大数据迫使我们大幅度提高网络和计算带宽。不过,在为数据中心加速的同时,功耗的问题就摆在眼前。
“大多数人们对于能耗受限的深切认识到来源于移动设备的电源续航能力的限制,这就给我们造成了一种错觉,以为只有移动设备是功耗敏感的应用,其实,在诸如数据中心等的高性能计算(HPC)及网络(Networking)领域,对于功耗的要求更加的苛刻。”富士通半导体市场部经理陈博宇(Alex Chen)先生在一年一度的中国集成电路设计业年会暨中国内地与香港集成电路产业协作发展高峰论坛(简称ICCAD峰会)上表示。
图1. 富士通半导体市场部经理陈博宇先生在ICCAD上演讲
和手机固定功率的电源不同,数据中心的电源是永远开启的,整个机房的每个芯片无时无刻不在工作,对整个供电系统,包括散热系统的压力巨大。据统计:当服务器小于1万台,全年耗电约0.35亿千瓦时(电是次要因素);当服务器小于10万台,全年耗电约3.5亿千瓦时(电是重要因素);当服务器小于50万台,全年耗电约17.5亿千瓦时(电是主要成本);当服务器小于100万台,全年耗电约35亿千瓦时(电是TOP1成本)。
而和消费类的应用非常不同,在通信领域,对每个板卡的功耗都有要求,只有达到每块板卡的功耗要求,整个系统的功耗才能达标。“在高性能应用领域,亿门级的设计规模使得芯片的复杂度增加,如何在功耗上进行优化,而又能达到性能要求,这是在大规模设计上特别要考虑的。” 陈博宇指出。
多种方法应对高性能设计的功耗挑战
现在的高速低功耗设计,最多有超过7亿多门级电路和超过2GHz的工作频率的设计。因此,设计人员需谨慎评估如何在最短的设计周期内,针对整个芯片的低功耗策略做定义及最佳化,并思考如何让封装设计满足超高的功耗。
大规模版图设计能够帮助设计人员应对高速低功耗设计挑战,如下图所示2,富士通半导体的协同设计技术优化了芯片、IP、及从封装到板级设计等所有方面。为使其达到性能最优化,贯穿规划,设计,建模和分析所有过程,富士通半导体使用了可以预估的电源网络构架,并使用了层次化的电源网络分析,这种分析可以优化电源网络设计,并且最小化全芯片的功耗。低噪声的芯片架构设计可以承受超过300瓦的功耗。
图2. 大规模版图设计能够帮助设计人员应对高速低功耗设计挑战
此外,特别值得一提的是富士通半导体独特的ASV(Adapter Support Voltage)技术。如下图3所示,该技术用以监控制程(process)的快慢。
图3. 全功耗设计解决方案应对高速低功耗设计挑战
陈博宇进一步解释:“因为晶圆厂的制程存在快(fast)、慢(slow)、标准(typ)的状态,在芯片中放置’Process Monitor’,使得我们可以读出制程的参数,这样就能知道电源的大小,例如,如果我们读出是偏快的制程,就可以帮助降低电压,因为功率是和电压的平方成正比,所以降低电压就能降低功耗,ASV技术就像一个弹簧一样,把芯片拉向typ。”
再次,高性能封装解决方案在应对功耗挑战上必不可少。富士通半导体在高性能封装市场也处于领先地位,在开发这些高可靠性封装的过程中,富士通半导体进行了严谨的模拟,优化了技术原型。如下图4所示。
图4. 高性能封装解决方案应对高速低功耗设计挑战
“我们的球形封装技术支持到超过4000个pin脚,并且每一边的封装尺寸可以到达60mm,我们的多层基板封装设计可以支持到32层,对于BGA封装,我们独特的金属TIM实现了超低Theta JC,Theta JC小于0.05度,并通过了最新的热阻测量技术验证。我们正在为中央处理器和服务器,研制新一代2.5和3D封装技术。” 陈博宇表示。