神推荐来啦~~这款运动传感器,万万不可错过
扫描二维码
随时随地手机看文章
本文中,小编将对恩智浦FXLS8471Q 运动传感器予以介绍,如果你想对它的详细情况有所认识,或者想要增进对它的了解程度,不妨请看以下内容哦。
FXLS8471Q 是一款小型、低功耗、3 轴、线性加速度计,采用 3 mm x 3 mm x 1 mm QFN 封装。 FXLS8471Q 具有 ±2 g/±4 g/±8 g 的动态可选加速度满量程范围和 14 位分辨率。 输出数据速率 (ODR) 可编程,范围为 1.563 Hz 至 800 Hz。 提供 I2C 和 SPI 串行数字接口以及多个用户可编程事件检测功能,可用于通过卸载主机处理器来降低整体系统功耗。 FXLS8471Q 保证在 –40 °C 至 +105 °C 的扩展温度范围内运行。
FXLS8471Q 的特征包括:
· 1.95 V至3.6 V电源电压
· 1.6 V至3.6 V接口电压
· 加速度全量程动态可选:±2g/±4g/±8g
· 输出数据频率(ODR)范围:1.56 Hz至800 Hz
· 小于150 μg/√Hz的低噪声
·可实现14位分辨率的加速度测量
· 嵌入式可编程加速度事件函数:自由落体与运动检测、瞬态检测、矢量幅度变化检测、脉冲和点触检测(单击和双击)、方向检测(纵向/横向)。
在电气连接方面,器件电源通过 VDD 引脚提供。 电源去耦电容器(100 nF 陶瓷电容和 4.7 μF 大容量电容)应尽可能靠近器件的引脚 14。 数字接口电源电压 (VDDIO) 应使用 100 nF 陶瓷电容器去耦,该电容器尽可能靠近器件的引脚 1。 数字控制信号 SCL、SDA、SA0、SA1 和 RST 不能承受超过 VDDIO + 0.3 V 的电压。如果移除 VDDIO,这些引脚将通过其内部 ESD 保护二极管钳位任何逻辑信号。用户可通过 I2C/SPI 接口对两个中断引脚(INT1 和 INT2)的功能和时序进行编程。 SDA 和 SCL I2C 连接是开漏的,因此需要一个上拉电阻。INT1 和 INT2 引脚也可以配置为开漏操作。 如果它们被配置为开漏,则需要外部上拉电阻。
在I2C操作方面,有两个与 I2C 总线相关的信号:串行时钟线 (SCL) 和串行数据线 (SDA)。 后者是一条双向线路,用于向/从接口发送和接收数据。 SDA 和 SCL 需要连接到 VDDIO 的外部上拉电阻。 当公共汽车空闲时,两条线路都很高。 I2C 接口符合快速模式 (400 kHz) 和正常模式 (100 kHz) I2C 标准。 可以在高于 400 kHz 的频率下运行,但取决于几个因素,包括上拉电阻值和总总线电容(走线 + 器件电容)。总线上的事务通过启动条件 (ST) 信号启动,该信号定义为 SCL 线保持高电平时数据线上的高电平到低电平转换。 在主机发送 ST 信号后,总线被认为是繁忙的。 传输的下一个字节的前七位包含从机地址,第八位,读/写位,指示主机是从从机接收数据还是向从机发送数据。 发送地址时,系统中的每个设备都会将 ST 条件后的前七位与其自己的地址进行比较。 如果它们匹配,则设备认为自己由主设备寻址。 从地址字节(以及每个后续字节)之后的第 9 个时钟脉冲是确认 (ACK)。 发送器必须在 ACK 期间释放 SDA 线。 然后接收器必须将数据线拉低,以便在确认时钟周期的高电平期间保持稳定的低电平。
每次传输的字节数是无限的。 如果接收器在执行某些其他功能之前无法接收另一个完整字节的数据,则它可以将时钟线 SCL 保持为低电平以强制发送器进入等待状态。 只有当接收器准备好接收另一个字节并释放数据线时,数据传输才会继续。 这种延迟动作称为时钟延长。 并非所有接收器设备都支持时钟延长。 并非所有主设备都能识别时钟延长。 该设备不使用时钟延长。
SCL 线为高时 SDA 线上的低到高转换被定义为停止条件 (SP) 信号。 写入或突发写入总是由主机发出 SP 信号终止。 主机应通过在协议中的适当时间不确认字节来正确终止读取。 主机还可以在传输期间发出重复启动信号 (SR)。
最后,小编诚心感谢大家的阅读。你们的每一次阅读,对小编来说都是莫大的鼓励和鼓舞。最后的最后,祝大家有个精彩的一天。