想要一款优秀的处理器产品?这款不妨了解一下
扫描二维码
随时随地手机看文章
本文中,小编将对ADI ADSP-BF701处理器予以介绍,如果你想对它的详细情况有所认识,或者想要增进对它的了解程度,不妨请看以下内容哦。
ADSP-BF701是ADSP-BF70x Blackfin数字信号处理器(DSP)产品系列中的一员。 新款Blackfin+处理器内核将16位双MAC、32位MAC和16位复杂MAC结合为最先进的信号处理引擎。 它还将干净且正交的RISC式微处理器指令集的优势和单指令、多数据流(SIMD)多媒体能力结合为一个指令集架构。 而且Blackfin+内核的最新改进加入了缓存增强、分支预测以及其他指令集改进,同时保持指令集兼容之前的Blackfin产品。
该处理器提供高达200 MHz的性能,最低功耗小于53mW。 它们采用低功耗、低电压设计方法,提供卓越的电源管理和性能。
此款Blackfin处理器集成了许多业界较领先的系统外设、大容量片内存储器和高速外部存储器接口,在一个集成封装中提供RISC式编程能力、多媒体支持和先进的信号处理,堪称新一代应用的优选平台。 这些应用涵盖众多市场领域,从汽车系统到嵌入式工业、仪器仪表、视频/图像分析、生物特征识别和控制应用。
Blackfin 处理器指令集已经过优化,因此 16 位操作码代表最常用的指令,从而产生出色的编译代码密度。复杂的 DSP 指令被编码为 32 位操作码,代表功能齐全的多功能指令。 Blackfin 处理器支持有限的多发出能力,其中一条 32 位指令可以与两条 16 位指令并行发出,允许程序员在单个指令周期内使用许多核心资源。
Blackfin 处理器系列汇编语言指令集采用代数语法,旨在简化编码和可读性。这些指令经过专门调整,可提供灵活、密集编码的指令集,可编译为非常小的最终内存大小。该指令集还提供功能齐全的多功能指令,允许程序员在单个指令中使用许多处理器内核资源。再加上微控制器上常见的许多功能,该指令集在编译 C 和 C++ 源代码时非常有效。此外,该架构支持用户(算法/应用程序代码)和管理器(O/S 内核、设备驱动程序、调试器、ISR)操作模式,允许对核心处理器资源进行多级访问。
汇编语言利用了处理器独特的架构,具有以下优点:
• 无缝集成的 DSP/MCU 功能针对 8 位和 16 位操作进行了优化。
• 多问题加载/存储修改哈佛架构,支持两个 16 位 MAC 或四个 8 位 ALU + 两个加载/存储 + 每个周期两个指针更新。
• 所有寄存器、I/O 和内存都映射到统一的4G 字节内存空间,提供简化的编程模型。
• 对处理器的所有异步和同步事件的控制由两个子系统处理:核心事件控制器 (CEC) 和系统事件控制器 (SEC)。
• 微控制器功能,例如任意位和位域操作、插入和提取; 8 位、16 位和 32 位数据类型的整数运算;并分离用户和主管堆栈指针。
• 代码密度增强,包括混合 16 位和 32 位指令(无模式切换,无代码隔离)。常用指令以 16 位编码。
在内存方面,L1 内存系统是 Blackfin+ 处理器内核可用的最高性能内存。内核有自己的私有 L1 内存。改进的哈佛架构支持两个并发的 32 位数据访问以及以处理器全速执行的指令提取,从而提供高带宽处理器性能。在内核中,一个 64K 字节的数据存储器块与一个 64K 字节的存储器块配合用于指令存储。每个数据块都是多组的,以便通过 DMA 进行高效的数据交换,并且可以配置为 SRAM。或者,可以在 L1 缓存模式下配置每个块的 16K 字节。四路组联指令缓存和2路两路组联数据缓存大大提高了内存访问性能,尤其是在访问外部存储器时。 L1 存储域还具有 8K 字节数据 SRAM 块,非常适合存储局部变量和软件堆栈。所有 L1 存储器都受到多奇偶校验位概念的保护,无论该存储器是在 SRAM 还是高速缓存模式下运行。在 L1 域之外,L2 和 L3 存储器使用冯诺依曼拓扑进行排列。 L2 存储器域是统一的指令和数据存储器,可以保存系统设计所需的任何代码和数据的混合。 Blackfin+ 内核可通过专用的 64 位接口访问 L2 存储域。它以 SYSCLK 频率运行。该处理器具有高达 1M 字节的 L2 SRAM,该 SRAM 受 ECC 保护并组织在 8 个组中。单个银行可以对任何系统主控私有。 L2域中还有一个512K字节的single-bank ROM。它包含引导代码、安全代码和通用 ROM 空间。
上述所有信息便是小编这次为大家推荐的内容,希望大家能够喜欢,想了解更多有关它的信息或者其它内容,请关注我们网站哦。