什么是差动放大器有何特点
扫描二维码
随时随地手机看文章
差动放大电路又叫差分电路,他不仅能有效地放大交流信号,而且能有效地减小由于电源波动和晶体管随温度变化而引起的零点漂移,因而获得广泛的应用。特别是大量的应用于集成运放电路,他常被用作多级放大器的前置级。
大学里的电子学课程说明了理想运算放大器的应用,包括反相和同相放大器,然后将它们进行组合,构建差动放大器。图1所示的经典四电阻差动放大器非常有用,教科书和讲座40多年来一直在介绍该器件。
图1.经典差动放大器
这种简化可以在教科书中看到,但现实中无法这样做,因为电阻永远不可能完全相等。此外,基本电路在其他方面的改变可产生意想不到的行为。下列示例虽经过简化以显示出问题的本质,但来源于实际的应用问题。
差动放大器的一项重要功能是抑制两路输入的共模信号。如图1所示,假设V2为5 V,V1为3 V,则4V为共模输入。V2比共模电压高1 V,而V1低1 V.二者之差为2 V,因此R2/R1的“理想”增益施加于2 V.如果电阻非理想,则共模电压的一部分将被差动放大器放大,并作为V1和V2之间的有效电压差出现在VOUT,无法与真实信号相区别。差动放大器抑制这一部分电压的能力称为共模抑制(CMR)。该参数可以表示为比率的形式(CMRR),也可以转换为分贝(dB)。
其中,Ad为差动放大器的增益,t为电阻容差。因此,在单位增益和1%电阻情况下,CMRR等于50 V/V(或约为34 dB);在0.1%电阻情况下,CMRR等于500 V/V(或约为54 dB)——甚至假定运算放大器为理想器件,具有无限的共模抑制能力。若运算放大器的共模抑制能力足够高,则总CMRR受限于电阻匹配。某些低成本运算放大器具有60 dB至70 dB的最小CMRR,使计算更为复杂。
低容差电阻第一个次优设计如图2所示。该设计为采用OP291的低端电流检测应用。R1至R4为分立式0.5%电阻。由Pallás-Areny文章中的公式可知,最佳CMR为64 dB.幸运的是,共模电压离接地很近,因此CMR并非该应用中主要误差源。具有1%容差的电流检测电阻会产生1%误差,但该初始容差可以校准或调整。然而,由于工作范围超过80°C,因此必须考虑电阻的温度系数。
图2.具有高噪声增益的低端检测
针对极低的分流电阻值,应使用4引脚开尔文检测电阻。采用高精度0.1Ω电阻,并以几十分之一英寸的PCB走线直接连接该电阻很容易增加10 mΩ,导致10%以上的误差。但误差会更大,因为PCB上的铜走线温度系数超过3000 ppm.
分流电阻值必须仔细选择。数值更高则产生更大的信号。这是好事,但功耗(I2R)也会随之增加,可能高达数瓦。采用较小的数值(mΩ级别),则线路和PCB走线的寄生电阻可能会导致较大的误差。通常使用开尔文检测来降低这些误差。可以使用一个特殊的四端电阻(比如Ohmite LVK系列),或者对PCB布局进行优化以使用标准电阻。若数值极小,可以使用PCB走线,但这样不会很精确。
商用四端电阻(比如Ohmite或Vishay的产品)可能需要数美元或更昂贵,才能提供0.1%容差和极低温度系数。进行完整的误差预算分析可以显示如何在成本增加最少的情况下改善精度。
有关无电流流过检测电阻却具有较大失调(31mV)的问题,是“轨到轨”运算放大器无法一路摆动到负电源轨(接地)引起的。术语“轨到轨”具有误导性:输出将会靠近电源轨——比经典发射极跟随器的输出级要近得多——但永远不会真正到达电源轨。轨到轨运算放大器具有最小输出电压VOL,数值等于VCE(SAT)或RDS(ON)&TImes;ILOAD,。若失调电压等于1.25 mV,噪声增益等于30,则输出等于:1.25 mV&TImes;30 =±37.5 mV(由于存在VOS,加上VOL导致的35 mV)。根据VOS极性不同,无负载电流的情况下输出可能高达72.5 mV.若VOS最大值为30μV,且VOL最大值为8 mV,则现代零漂移放大器(如AD8539)可将总误差降低至主要由检测电阻所导致的水平。