stm32f429主频
扫描二维码
随时随地手机看文章
一:
1.系统时钟 SYSCLK SYSCLK=PLLCLK=180MHz.
2.HCLK AHB总线时钟 系统时钟SYSCLK经过AHB预分频器分频之后得到的时钟叫APB总线时钟,即HCLK,大部分外设的时钟都是经过HCLK分频得到,我们这里设置1分频HCLK=SYSCLK=180HMz。
3.PCLK2 APB2总线时钟 由HCLK经过高速APB2预分频器得到。HCLK2属于高速的总线时钟,片上高速的外设就挂载到这条总线上,比如说全部的GPIO、USART、SPI等。至于APB2上的外设 的时钟设置位多少,得等到我们使用该外设的时候才设置,现在我们大致设置好APB2的时钟,这里设置为2分频,即PCLK2=HCLK/2=90MHz。
4.PCLK1 APB1总线时钟 ,由HCLK经过低俗APB预分频器得到。HCLK1属于低速的总线时钟,最高45HMz,低俗外设挂在到这条总线上,比如USART2/3/4/5、SPI2/3、I2C1/2等。这里设置为4分频,即PCLK1=HCLK/4=45MHz。
二:系统时钟的来源
系统时钟的来源可以是HSI、PLLCLK、HSE,具体的由时钟配置寄存器RCC_CFGGR的SW位配置,我们这里设置的系统时钟:SYSCLK=PLLCLK=180MHz。如果系统时钟是经过PLL倍频之后的PLLCLK得到,当HSE出现故障的时候,系统时钟会切换位HSI=16MHz,直到HSE恢复正常为止。
HSE是高速的外部时钟信号,可以由有源晶振或者无源晶振提供,频率从4~26MHz不等。我们使用的是25MHz的无源晶振,经过PLL倍频之后的时钟作为系统时钟SYSCLK