当前位置:首页 > 技术学院 > 技术前线
[导读]本章参考资料:《STM32F76xxx参考手册》、《STM32F76xxx数据手册》、学习本章时,配合《STM32F76xxx参考手册》“存储器和总线架构”、“嵌入式FLASH接口”及“通用I/O(GPIO)”章节一起阅读,效果会更佳,特别是涉及到寄存器说明的部分。

5.1 什么是寄存器

我们经常说寄存器,那么什么是寄存器?这是我们本章需要讲解的内容,在学习的过程中,大家带着这个疑问好好思考下,到最后看看大家能否用一句话给寄存器下一个定义。

5.2 STM32长啥样

我们开发板中使用的芯片是176pin的STM32F767IGT6,具体见图 51。这个就是我们接下来要学习的STM32,它讲带领我们进入嵌入式的殿堂。

芯片正面是丝印,ARM应该是表示该芯片使用的是ARM的内核,STM32F767IGT6是芯片型号,后面的字应该是跟生产批次相关,最下面的是ST的LOGO。

芯片四周是引脚,左下角的小圆点表示1脚,然后从1脚起按照逆时针的顺序排列(所有芯片的引脚顺序都是逆时针排列的)。开发板中把芯片的引脚引出来,连接到各种传感器上,然后在STM32上编程(实际就是通过程序控制这些引脚输出高电平或者低电平)来控制各种传感器工作,通过做实验的方式来学习STM32芯片的各个资源。开发板是一种评估板,板载资源非常丰富,引脚复用比较多,力求在一个板子上验证芯片的全部功能。


寄存器长什么样子

图 5-1 STM32F767IGT6 实物图


寄存器长什么样子

图 5-2 STM32F767IGT6正面引脚图

5.3 芯片里面有什么

我们看到的STM32芯片已经是已经封装好的成品,主要由内核和片上外设组成。若与电脑类比,内核与外设就如同电脑上的CPU与主板、内存、显卡、硬盘的关系。

STM32F767采用的是Cortex-M7内核,内核即CPU,由ARM公司设计。ARM公司并不生产芯片,而是出售其芯片技术授权。芯片生产厂商(SOC)如ST、TI、Freescale,负责在内核之外设计部件并生产整个芯片,这些内核之外的部件被称为核外外设或片上外设。如GPIO、USART(串口)、I2C、SPI等都叫做片上外设。具体见图 53。


寄存器长什么样子

图 5-3 STM32芯片架构简图

芯片主系统架构基于两个子系统,一个是AXI转多层AHB桥,多层AHB总线矩阵。

AXI转多层AHB桥,从AXI4协议转成AHB-Lite协议,其中包含3个AXI转32-bit AHB桥通过32-bit的AHB总线矩阵连接到外部存储器FMC接口、外部存储器Quad SPI接口、内部SRAM(SRAM1 and SRAM2)。还包含一个AXI转64-bit AHB桥通过64-bit总线矩阵连接到内部FLASH。

多层AHB总线矩阵,其中32-bit多层AHB总线矩阵互联11个主设备和8个从设备,64-bit多层AHB总线矩阵则是CPU通过AXI转AHB桥通过这个64-bit多层AHB总线矩阵连接到内部Flash。DMA主设备通过32-bit AHB总线矩阵通过这个64-bit多层AHB总线矩阵连接到内部Flash。具体见图 54。主控总线通过一个总线矩阵来连接被控总线,总线矩阵用于主控总线之间的访问仲裁管理,仲裁采用循环调度算法。总线之间交叉的时候如果有个圆圈则表示可以通信,没有圆圈则表示不可以通信。


寄存器长什么样子

图 5-4 STM32F76xxx 和 STM32F77xxx 器件的总线接口

5.4 存储器映射

在图 54中,连接被控总线的是FLASH,RAM和片上外设,这些功能部件共同排列在一个4GB的地址空间内。我们在编程的时候,操作的也正是这些功能部件。

5.4.1 存储器映射

存储器本身不具有地址信息,它的地址是由芯片厂商或用户分配,给存储器分配地址的过程就称为存储器映射,具体见图 55。如果给存储器再分配一个地址就叫存储器重映射。


寄存器长什么样子

图 5-5 存储器映射

1. 存储器区域功能划分

在这4GB的地址空间中,ARM已经粗线条的平均分成了8个块,每块512MB,每个块也都规定了用途,具体分类见表格 51。每个块的大小都有512MB,显然这是非常大的,芯片厂商在每个块的范围内设计各具特色的外设时并不一定都用得完,都是只用了其中的一部分而已。

表格 5-1 存储器功能分类

序号用途地址范围

Block 0SRAM0x0000 0000 ~ 0x1FFF FFFF(512MB)

Block 1SRAM0x2000 0000 ~ 0x3FFF FFFF(512MB)

Block 2片上外设0x4000 0000 ~ 0x5FFF FFFF(512MB)

Block 3FMC的bank1 ~ bank20x6000 0000 ~ 0x7FFF FFFF(512MB)

Block 4FMC的bank3 ~ bank40x8000 0000 ~ 0x9FFF FFFF(512MB)

Block 5FMC0xA000 0000 ~ 0xCFFF FFFF(512MB)

Block 6FMC0xD000 0000 ~ 0xDFFF FFFF(512MB)

Block 7Cortex-M4内部外设0xE000 0000 ~ 0xFFFF FFFF(512MB)

在这8个Block里面,有3个块非常重要,也是我们最关心的三个块。Boock0用来设计成内部FLASH,Block1用来设计成内部RAM,Block2用来设计成片上的外设,下面我们简单的介绍下这三个Block里面的具体区域的功能划分。

存储器Block0内部区域功能划分

Block0主要用于设计片内的FLASH, F429系列片内部FLASH最大是2MB,我们使用的STM32F767IGT6的FLASH是1MB。要在芯片内部集成更大的FLASH或者SRAM都意味着芯片成本的增加,往往片内集成的FLASH都不会太大,ST能在追求性价比的同时做到1MB以上,实乃良心之举。Block内部区域的功能划分具体见表格 52。

表格 52 存储器Block0 内部区域功能划分

块用途说明地址范围

Block0预留0x1FFF 0020 ~ 0x1FFF FFFF

16个字节用于锁定对应的OTP数据块。0x1FFF 0000 ~ 0x1FFF 001F

预留0x0820 0000 ~ 0x1FFE FFFF

FLASH:我们的程序就放在这里。0x0800 0000 ~ 0x081F FFFF

预留0x0030 0000 ~ 0x07FF FFFF

FLASH存储基于ITCM总线接口,不支持写操作,即只读。 0x0020 0000 ~ 0x003F FFFF

预留0x0011 0000 ~ 0x001F FFFF

系统存储器:里面存的是ST出厂时烧写好的ISP自举程序,用户无法改动。串口下载的时候需要用到这部分程序。0x0010 0000 ~ 0x0010 EDBF

预留0x0000 4000 ~ 0x000F FFFF

ITCM RAM,只能被CPU访问,不用经过总线矩阵,属于高速的RAM。0x0000 0000 ~ 0x0000 3FFF

储存器Block1内部区域功能划分

Block1用于设计片内的SRAM。F767 内部SRAM的大小为512KB,分SRAM1 368KB,SRAM2 16KB,DTCM 128KB,Block内部区域的功能划分具体见表格 5-3。

表格 5-3 存储器Block1 内部区域功能划分

块用途说明地址范围

Block1预留0x2008 0000 ~ 0x3FFF FFFF

SRAM2 16KB0x2007 C000 ~ 0x2007 FFFF

SRAM1 368KB0x2002 0000 ~ 0x2007 BFFF

DTCM 128KB0x2000 0000 ~ 0x2001 FFFF

储存器Block2内部区域功能划分

Block2用于设计片内的外设,根据外设的总线速度不同,Block被分成了APB和AHB两部分,其中APB又被分为APB1和APB2,AHB分为AHB1和AHB2,具体见表格 5-4。还有一个AHB3包含了Block3/4/5/6,这四个Block用于扩展外部存储器,如SDRAM,NORFLASH和NANDFLASH等。

表格 5-4 存储器Block2 内部区域功能划分

块用途说明地址范围

Block2APB1 总线外设0x4000 0000 ~ 0x4000 7FFF

预留0x4000 8000 ~ 0x4000 FFFF

APB2 总线外设0x4001 0000 ~ 0x4001 6BFF

预留0x4001 6C00 ~ 0x4001 FFFF

AHB1 总线外设0x4002 0000 ~ 0x4007 FFFF

预留0x4008 0000 ~ 0x4FFF FFFF

AHB2总线外设0x5000 0000 ~ 0x5006 0BFF

预留0x5006 0C00 ~ 0x5FFF FFFF

5.5 寄存器映射

我们知道,存储器本身没有地址,给存储器分配地址的过程叫存储器映射,那什么叫寄存器映射?寄存器到底是什么?

在存储器Block2这块区域,设计的是片上外设,它们以四个字节为一个单元,共32bit,每一个单元对应不同的功能,当我们控制这些单元时就可以驱动外设工作。我们可以找到每个单元的起始地址,然后通过C语言指针的操作方式来访问这些单元,如果每次都是通过这种地址的方式来访问,不仅不好记忆还容易出错,这时我们可以根据每个单元功能的不同,以功能为名给这个内存单元取一个别名,这个别名就是我们经常说的寄存器,这个给已经分配好地址的有特定功能的内存单元取别名的过程就叫寄存器映射。

比如,我们找到GPIOH端口的输出数据寄存器ODR的地址是0x4002 1C14(至于这个地址如何找到可以先跳过,后面我们会有详细的讲解),ODR寄存器是32bit,低16bit有效,对应着16个外部IO,写0/1对应的的IO则输出低/高电平。现在我们通过C语言指针的操作方式,让GPIOH的16个IO都输出高电平,具体见代码 51。

代码 51 通过绝对地址访问内存单元

1 // GPIOH 端口全部输出 高电平

2 *(unsigned int*)(0x4002 1C14) = 0xFFFF;

0x4002 1C14在我们看来是GPIOH端口ODR的地址,但是在编译器看来,这只是一个普通的变量,是一个立即数,要想让编译器也认为是指针,我们得进行强制类型转换,把它转换成指针,即(unsigned int *)0x4002 1C14,然后再对这个指针进行 * 操作。

刚刚我们说了,通过绝对地址访问内存单元不好记忆且容易出错,我们可以通过寄存器的方式来操作,具体见代码 52。

代码 52 通过寄存器别名方式访问内存单元

1 // GPIOH 端口全部输出 高电平

2 #define GPIOH_ODR (unsigned int*)(GPIOH_BASE+0x14)

3 * GPIOH_ODR = 0xFF;

为了方便操作,我们干脆把指针操作“*”也定义到寄存器别名里面,具体见代码 53。

代码 53 通过寄存器别名访问内存单元

1 // GPIOH 端口全部输出 高电平

2 #define GPIOH_ODR *(unsigned int*)(GPIOH_BASE+0x14)

3 GPIOH_ODR = 0xFF;

5.5.1 STM32的外设地址映射

片上外设区分为四条总线,根据外设速度的不同,不同总线挂载着不同的外设,APB挂载低速外设,AHB挂载高速外设。相应总线的最低地址我们称为该总线的基地址,总线基地址也是挂载在该总线上的首个外设的地址。其中APB1总线的地址最低,片上外设从这里开始,也叫外设基地址。

1. 总线基地址

表格 5-5 总线基地址

总线名称总线基地址相对外设基地址的偏移

APB10x4000 00000x0

APB20x4001 00000x0001 0000

AHB10x4002 00000x0002 0000

AHB20x5000 00000x1000 0000

AHB30x6000 0000已不属于片上外设

表格 5-5的“相对外设基地址偏移”即该总线地址与“片上外设”基地址0x4000 0000的差值。关于地址的偏移我们后面还会讲到。

2. 外设基地址

总线上挂载着各种外设,这些外设也有自己的地址范围,特定外设的首个地址称为“XX外设基地址”,也叫XX外设的边界地址。具体有关STM32F4xx外设的边界地址请参考《STM32F76xx数据手册》的第4章节的存储器映射的表Table 13. STM32F765xx, STM32F767xx, STM32F768Ax and STM32F769xx register boundary addresses。

这里面我们以GPIO这个外设来讲解外设的基地址,具体见表格 5-6。

表格 5-6 外设GPIO基地址

外设名称外设基地址相对AHB1总线的地址偏移

GPIOA0x4002 00000x0

GPIOB0x4002 04000x0000 0400

GPIOC0x4002 08000x0000 0800

GPIOD0x4002 0C000x0000 0C00

GPIOE0x4002 10000x0000 1000

GPIOF0x4002 14000x0000 1400

GPIOG0x4002 18000x0000 1800

GPIOH0x4002 1C000x0000 1C00

从表格 5-6看到,GPIOA的基址相对于AHB1总线的地址偏移为0,我们应该就可以猜到,AHB1总线的第一个外设就是GPIOA。

3. 外设寄存器

在XX外设的地址范围内,分布着的就是该外设的寄存器。以GPIO外设为例,GPIO是通用输入输出端口的简称,简单来说就是STM32可控制的引脚,基本功能是控制引脚输出高电平或者低电平。最简单的应用就是把GPIO的引脚连接到LED灯的阴极,LED灯的阳极接电源,然后通过STM32控制该引脚的电平,从而实现控制LED灯的亮灭。

GPIO有很多个寄存器,每一个都有特定的功能。每个寄存器为32bit,占四个字节,在该外设的基地址上按照顺序排列,寄存器的位置都以相对该外设基地址的偏移地址来描述。这里我们以GPIOH端口为例,来说明GPIO都有哪些寄存器,具体见表格 5-7。

表格 5-7 GPIOH端口的 寄存器地址列表

寄存器名称寄存器地址相对GPIOH基址的偏移

GPIOH_MODER0x4002 1C000x00

GPIOH_OTYPER0x4002 1C040x04

GPIOH_OSPEEDR0x4002 1C080x08

GPIOH_PUPDR0x4002 1C0C0x0C

GPIOH_IDR0x4002 1C100x10

GPIOH_ODR0x4002 1C140x14

GPIOH_BSRR0x4002 1C180x18

GPIOH_LCKR0x4002 1C1C0x1C

GPIOH_AFRL0x4002 1C200x20

GPIOH_AFRH0x4002 1C240x24

有关外设的寄存器说明可参考《STM32F76xxx参考手册》中具体章节的寄存器描述部分,在编程的时候我们需要反复的查阅外设的寄存器说明。

这里我们以“GPIO端口置位/复位寄存器”为例,教大家如何理解寄存器的说明,具体见图 5-6。


寄存器长什么样子

图 5-6 GPIO端口置位/复位寄存器说明

q ①名称

寄存器说明中首先列出了该寄存器中的名称,“(GPIOx_BSRR)(x=A…I)”这段的意思是该寄存器名为“GPIOx_BSRR”其中的“x”可以为A-I,也就是说这个寄存器说明适用于GPIOA、GPIOB至GPIOI,这些GPIO端口都有这样的一个寄存器。

q ②偏移地址

偏移地址是指本寄存器相对于这个外设的基地址的偏移。本寄存器的偏移地址是0x18,从参考手册中我们可以查到GPIOA外设的基地址为0x4002 0000 ,我们就可以算出GPIOA的这个GPIOA_BSRR寄存器的地址为:0x4002 0000+0x18 ;同理,由于GPIOB的外设基地址为0x4002 0400,可算出GPIOB_BSRR寄存器的地址为:0x4002 0400+0x18 。其他GPIO端口以此类推即可。

q ③寄存器位表

紧接着的是本寄存器的位表,表中列出它的0-31位的名称及权限。表上方的数字为位编号,中间为位名称,最下方为读写权限,其中w表示只写,r表示只读,rw表示可读写。本寄存器中的位权限都是w,所以只能写,如果读本寄存器,是无法保证读取到它真正内容的。而有的寄存器位只读,一般是用于表示STM32外设的某种工作状态的,由STM32硬件自动更改,程序通过读取那些寄存器位来判断外设的工作状态。

q ④位功能说明

位功能是寄存器说明中最重要的部分,它详细介绍了寄存器每一个位的功能。例如本寄存器中有两种寄存器位,分别为BRy及BSy,其中的y数值可以是0-15,这里的0-15表示端口的引脚号,如BR0、BS0用于控制GPIOx的第0个引脚,若x表示GPIOA,那就是控制GPIOA的第0引脚,而BR1、BS1就是控制GPIOA第1个引脚。

其中BRy引脚的说明是“0:不会对相应的ODRx位执行任何操作;1:对相应ODRx位进行复位”。这里的“复位”是将该位设置为0的意思,而“置位”表示将该位设置为1;说明中的ODRx是另一个寄存器的寄存器位,我们只需要知道ODRx位为1的时候,对应的引脚x输出高电平,为0的时候对应的引脚输出低电平即可(感兴趣的读者可以查询该寄存器GPIOx_ODR的说明了解)。所以,如果对BR0写入“1”的话,那么GPIOx的第0个引脚就会输出“低电平”,但是对BR0写入“0”的话,却不会影响ODR0位,所以引脚电平不会改变。要想该引脚输出“高电平”,就需要对“BS0”位写入“1”,寄存器位BSy与BRy是相反的操作。

5.5.2 C语言对寄存器的封装

以上所有的关于存储器映射的内容,最终都是为大家更好地理解如何用C语言控制读写外设寄存器做准备,此处是本章的重点内容。

1. 封装总线和外设基地址

在编程上为了方便理解和记忆,我们把总线基地址和外设基地址都以相应的宏定义起来,总线或者外设都以他们的名字作为宏名,具体见代码 54。

代码 54 总线和外设基址宏定义

1 /* 外设基地址 */

2 #define PERIPH_BASE ((unsigned int)0x40000000)

3

4 /* 总线基地址 */

5 #define APB1PERIPH_BASE PERIPH_BASE

6 #define APB2PERIPH_BASE (PERIPH_BASE + 0x00010000)

7 #define AHB1PERIPH_BASE (PERIPH_BASE + 0x00020000)

8 #define AHB2PERIPH_BASE (PERIPH_BASE + 0x10000000)

9

10 /* GPIO外设基地址 */

11 #define GPIOA_BASE (AHB1PERIPH_BASE + 0x0000)

12 #define GPIOB_BASE (AHB1PERIPH_BASE + 0x0400)

13 #define GPIOC_BASE (AHB1PERIPH_BASE + 0x0800)

14 #define GPIOD_BASE (AHB1PERIPH_BASE + 0x0C00)

15 #define GPIOE_BASE (AHB1PERIPH_BASE + 0x1000)

16 #define GPIOF_BASE (AHB1PERIPH_BASE + 0x1400)

17 #define GPIOG_BASE (AHB1PERIPH_BASE + 0x1800)

18 #define GPIOH_BASE (AHB1PERIPH_BASE + 0x1C00)

19

20 /* 寄存器基地址,以GPIOH为例 */

21 #define GPIOH_MODER (GPIOH_BASE+0x00)

22 #define GPIOH_OTYPER (GPIOH_BASE+0x04)

23 #define GPIOH_OSPEEDR (GPIOH_BASE+0x08)

24 #define GPIOH_PUPDR (GPIOH_BASE+0x0C)

25 #define GPIOH_IDR (GPIOH_BASE+0x10)

26 #define GPIOH_ODR (GPIOH_BASE+0x14)

27 #define GPIOH_BSRR (GPIOH_BASE+0x18)

28 #define GPIOH_LCKR (GPIOH_BASE+0x1C)

29 #define GPIOH_AFRL (GPIOH_BASE+0x20)

30 #define GPIOH_AFRH (GPIOH_BASE+0x24)

代码 54首先定义了 “片上外设”基地址PERIPH_BASE,接着在PERIPH_BASE上加入各个总线的地址偏移,得到APB1、APB2等总线的地址APB1PERIPH_BASE、APB2PERIPH_BASE,在其之上加入外设地址的偏移,得到GPIOA、GPIOH的外设地址,最后在外设地址上加入各寄存器的地址偏移,得到特定寄存器的地址。一旦有了具体地址,就可以用指针操作读写了,具体见代码 55。

代码 55 使用指针控制BSRR寄存器

1 /* 控制GPIOH 引脚10输出低电平(BSRR寄存器的BR10置0) */

2 *(unsigned int *)GPIOH_BSRR = (0x01<<(16+10));

3

4 /* 控制GPIOH 引脚10输出高电平(BSRR寄存器的BS10置1) */

5 *(unsigned int *)GPIOH_BSRR = 0x01<<10;

6

7 unsigned int temp;

8 /* 控制GPIOH 端口所有引脚的电平(读IDR寄存器) */

9 temp = *(unsigned int *)GPIOH_IDR;

该代码使用 (unsigned int *) 把GPIOH_BSRR宏的数值强制转换成了地址,然后再用“*”号做取指针操作,对该地址的赋值,从而实现了写寄存器的功能。同样,读寄存器也是用取指针操作,把寄存器中的数据取到变量里,从而获取STM32外设的状态。

2. 封装寄存器列表

用上面的方法去定义地址,还是稍显繁琐,例如GPIOA-GPIOH都各有一组功能相同的寄存器,如GPIOA_MODER/GPIOB_MODER/GPIOC_MODER等等,它们只是地址不一样,但却要为每个寄存器都定义它的地址。为了更方便地访问寄存器,我们引入C语言中的结构体语法对寄存器进行封装,具体见代码 56。

代码 56 使用结构体对GPIO寄存器组的封装

1 typedef unsigned int uint32_t; /*无符号32位变量*/

2 typedef unsigned short int uint16_t; /*无符号16位变量*/

3

4 /* GPIO寄存器列表 */

5 typedef struct {

6 uint32_t MODER; /*GPIO模式寄存器 地址偏移: 0x00 */

7 uint32_t OTYPER; /*GPIO输出类型寄存器 地址偏移: 0x04 */

8 uint32_t OSPEEDR; /*GPIO输出速度寄存器 地址偏移: 0x08 */

9 uint32_t PUPDR; /*GPIO上拉/下拉寄存器 地址偏移: 0x0C */

10 uint32_t IDR; /*GPIO输入数据寄存器 地址偏移: 0x10 */

11 uint32_t ODR; /*GPIO输出数据寄存器 地址偏移: 0x14 */

12 uint16_t BSRR; /*GPIO置位/复位寄存器 地址偏移: 0x18 */

13 uint32_t LCKR; /*GPIO配置锁定寄存器 地址偏移: 0x1C */

14 uint32_t AFR[2]; /*GPIO复用功能配置寄存器 地址偏移: 0x20-0x24 */

15 } GPIO_TypeDef;

这段代码用typedef 关键字声明了名为GPIO_TypeDef的结构体类型,结构体内有8个 成员变量,变量名正好对应寄存器的名字。C语言的语法规定,结构体内变量的存储空间是连续的,其中32位的变量占用4个字节,16位的变量占用2个字节,具体见图 5-7。


寄存器长什么样子

图 5-7 GPIO_TypeDef结构体成员的地址偏移

也就是说,我们定义的这个GPIO_TypeDef ,假如这个结构体的首地址为0x4002 1C00(这也是第一个成员变量MODER的地址), 那么结构体中第二个成员变量OTYPER的地址即为0x4002 1C00 +0x04 ,加上的这个0x04 ,正是代表MODER所占用的4个字节地址的偏移量,其它成员变量相对于结构体首地址的偏移,在上述代码右侧注释已给出。

这样的地址偏移与STM32 GPIO外设定义的寄存器地址偏移一一对应,只要给结构体设置好首地址,就能把结构体内成员的地址确定下来,然后就能以结构体的形式访问寄存器了,具体见代码 57。

代码 57 通过结构体指针访问寄存器

1 GPIO_TypeDef * GPIOx; //定义一个GPIO_TypeDef型结构体指针GPIOx

2 GPIOx = GPIOH_BASE; //把指针地址设置为宏GPIOH_BASE地址

3 GPIOx->BSRR = 0x0000FFFF; //通过指针访问并修改GPIOH_BSRR寄存器

4 GPIOx->MODER = 0xFFFFFFFF; //修改GPIOH_MODER寄存器

5 GPIOx->OTYPER =0xFFFFFFFF; //修改GPIOH_OTYPER寄存器

6

7 uint32_t temp;

8 temp = GPIOx->IDR; //读取GPIOH_IDR寄存器的值到变量temp中

这段代码先用GPIO_TypeDef类型定义一个结构体指针GPIOx,并让指针指向地址GPIOH_BASE(0x4002 1C00),使用地址确定下来,然后根据C语言访问结构体的语法,用GPIOx->BSRR、GPIOx->MODER及GPIOx->IDR等方式读写寄存器。

最后,我们更进一步,直接使用宏定义好GPIO_TypeDef类型的指针,而且指针指向各个GPIO端口的首地址,使用时我们直接用该宏访问寄存器即可,具体代码 58。

代码 58 定义好GPIO端口首地址址针

1 /*使用GPIO_TypeDef把地址强制转换成指针*/

2 #define GPIOA ((GPIO_TypeDef *) GPIOA_BASE)

3 #define GPIOB ((GPIO_TypeDef *) GPIOB_BASE)

4 #define GPIOC ((GPIO_TypeDef *) GPIOC_BASE)

5 #define GPIOD ((GPIO_TypeDef *) GPIOD_BASE)

6 #define GPIOE ((GPIO_TypeDef *) GPIOE_BASE)

7 #define GPIOF ((GPIO_TypeDef *) GPIOF_BASE)

8 #define GPIOG ((GPIO_TypeDef *) GPIOG_BASE)

9 #define GPIOH ((GPIO_TypeDef *) GPIOH_BASE)

10

11

12

13 /*使用定义好的宏直接访问*/

14 /*访问GPIOH端口的寄存器*/

15 GPIOH->BSRR = 0xFFFF; //通过指针访问并修改GPIOH_BSRR寄存器

16 GPIOH->MODER = 0xFFFFFFF; //修改GPIOH_MODER寄存器

17 GPIOH->OTYPER =0xFFFFFFF; //修改GPIOH_OTYPER寄存器

18

19 uint32_t temp;

20 temp = GPIOH->IDR; //读取GPIOH_IDR寄存器的值到变量temp中

21

22 /*访问GPIOA端口的寄存器*/

23 GPIOA->BSRR = 0xFFFF; //通过指针访问并修改GPIOA_BSRR寄存器

24 GPIOA->MODER = 0xFFFFFFF; //修改GPIOA_MODER寄存器

25 GPIOA->OTYPER =0xFFFFFFF; //修改GPIOA_OTYPER寄存器

26

27 uint32_t temp;

28 temp = GPIOA->IDR; //读取GPIOA_IDR寄存器的值到变量temp中

这里我们仅是以GPIO这个外设为例,给大家讲解了C语言对寄存器的封装。以此类推,其他外设也同样可以用这种方法来封装。好消息是,这部分工作都由固件库帮我们完成了,这里我们只是分析了下这个封装的过程,让大家知其然,也只其所以然。

5.5.3 修改寄存器的位操作方法

使用C语言对寄存器赋值时,我们常常要求只修改该寄存器的某几位的值,且其它的寄存器位不变,这个时候我们就需要用到C语言的位操作方法了。

1. 把变量的某位清零

此处我们以变量a代表寄存器,并假设寄存器中本来已有数值,此时我们需要把变量a的某一位清零,且其它位不变,方法见代码清单 51。

代码清单 51 对某位清零

1 //定义一个变量a = 1001 1111 b (二进制数)

2 unsigned char a = 0x9f;

3

4 //对bit2 清零

5

6 a &= ~(1<<2);

7

8 //括号中的1左移两位,(1<<2)得二进制数:0000 0100 b

9 //按位取反,~(1<<2)得1111 1011 b

10 //假如a中原来的值为二进制数: a = 1001 1111 b

11 //所得的数与a作”位与&”运算,a = (1001 1111 b)&(1111 1011 b),

12 //经过运算后,a的值 a=1001 1011 b

13 // a的bit2 位被被零,而其它位不变。

2. 把变量的某几个连续位清零

由于寄存器中有时会有连续几个寄存器位用于控制某个功能,现假设我们需要把寄存器的某几个连续位清零,且其它位不变,方法见代码清单 52。

代码清单 52 对某几个连续位清零

1

2 //若把a中的二进制位分成2个一组

3 //即bit0、bit1为第0组,bit2、bit3为第1组,

4 // bit4、bit5为第2组,bit6、bit7为第3组

5 //要对第1组的bit2、bit3清零

6

7 a &= ~(3<<2*1);

8

9 //括号中的3左移两位,(3<<2*1)得二进制数:0000 1100 b

10 //按位取反,~(3<<2*1)得1111 0011 b

11 //假如a中原来的值为二进制数: a = 1001 1111 b

12 //所得的数与a作”位与&”运算,a = (1001 1111 b)&(1111 0011 b),

13 //经过运算后,a的值 a=1001 0011 b

14 // a的第1组的bit2、bit3被清零,而其它位不变。

15

16 //上述(~(3<<2*1))中的(1)即为组编号;如清零第3组bit6、bit7此处应为3

17 //括号中的(2)为每组的位数,每组有2个二进制位;若分成4个一组,此处即为4

18 //括号中的(3)是组内所有位都为1时的值;若分成4个一组,此处即为二进制数“1111 b”

19

20 //例如对第2组bit4、bit5清零

21 a &= ~(3<<2*2);

3. 对变量的某几位进行赋值。

寄存器位经过上面的清零操作后,接下来就可以方便地对某几位写入所需要的数值了,且其它位不变,方法见代码清单 53,这时候写入的数值一般就是需要设置寄存器的位参数。

代码清单 53 对某几位进行赋值

1 //a = 1000 0011 b

2 //此时对清零后的第2组bit4、bit5设置成二进制数“01 b ”

3

4 a |= (1<<2*2);

5 //a = 1001 0011 b,成功设置了第2组的值,其它组不变

4. 对变量的某位取反

某些情况下,我们需要对寄存器的某个位进行取反操作,即 1变0 ,0变1,这可以直接用如下操作,其它位不变,见代码清单 54。

代码清单 54 对某位进行取反操作

1 //a = 1001 0011 b

2 //把bit6取反,其它位不变

3

4 a ^=(1<<6);

5 //a = 1101 0011 b

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

9月2日消息,不造车的华为或将催生出更大的独角兽公司,随着阿维塔和赛力斯的入局,华为引望愈发显得引人瞩目。

关键字: 阿维塔 塞力斯 华为

加利福尼亚州圣克拉拉县2024年8月30日 /美通社/ -- 数字化转型技术解决方案公司Trianz今天宣布,该公司与Amazon Web Services (AWS)签订了...

关键字: AWS AN BSP 数字化

伦敦2024年8月29日 /美通社/ -- 英国汽车技术公司SODA.Auto推出其旗舰产品SODA V,这是全球首款涵盖汽车工程师从创意到认证的所有需求的工具,可用于创建软件定义汽车。 SODA V工具的开发耗时1.5...

关键字: 汽车 人工智能 智能驱动 BSP

北京2024年8月28日 /美通社/ -- 越来越多用户希望企业业务能7×24不间断运行,同时企业却面临越来越多业务中断的风险,如企业系统复杂性的增加,频繁的功能更新和发布等。如何确保业务连续性,提升韧性,成...

关键字: 亚马逊 解密 控制平面 BSP

8月30日消息,据媒体报道,腾讯和网易近期正在缩减他们对日本游戏市场的投资。

关键字: 腾讯 编码器 CPU

8月28日消息,今天上午,2024中国国际大数据产业博览会开幕式在贵阳举行,华为董事、质量流程IT总裁陶景文发表了演讲。

关键字: 华为 12nm EDA 半导体

8月28日消息,在2024中国国际大数据产业博览会上,华为常务董事、华为云CEO张平安发表演讲称,数字世界的话语权最终是由生态的繁荣决定的。

关键字: 华为 12nm 手机 卫星通信

要点: 有效应对环境变化,经营业绩稳中有升 落实提质增效举措,毛利润率延续升势 战略布局成效显著,战新业务引领增长 以科技创新为引领,提升企业核心竞争力 坚持高质量发展策略,塑强核心竞争优势...

关键字: 通信 BSP 电信运营商 数字经济

北京2024年8月27日 /美通社/ -- 8月21日,由中央广播电视总台与中国电影电视技术学会联合牵头组建的NVI技术创新联盟在BIRTV2024超高清全产业链发展研讨会上宣布正式成立。 活动现场 NVI技术创新联...

关键字: VI 传输协议 音频 BSP

北京2024年8月27日 /美通社/ -- 在8月23日举办的2024年长三角生态绿色一体化发展示范区联合招商会上,软通动力信息技术(集团)股份有限公司(以下简称"软通动力")与长三角投资(上海)有限...

关键字: BSP 信息技术
关闭
关闭