当前位置:首页 > 电源 > 电源
[导读]1简介为了以更低的功耗获得更高的速度和更佳的性能,半导体器件正在向1V工作电压发展,这也对DC/DC变换器提出了更高的要求。由于便携产品将率先采用1V工作电压,因而对电源效率和功率密度的挑战显得更为严峻。除了需

1简介

为了以更低的功耗获得更高的速度和更佳的性能,半导体器件正在向1V工作电压发展,这也对DC/DC变换器提出了更高的要求。由于便携产品将率先采用1V工作电压,因而对电源效率和功率密度的挑战显得更为严峻。除了需要增添更多的功能外,还需要延长电池的使用寿命,并缩小系统体积。随着便携系统内部功能的增多,如更高的内存,更快的处理速度,因特网访问带宽更高,对电源的要求也相应提高。电源效率的改善则意味着新一代便携系统需要承受指数级增长的电流,系统体积小,散热能力差,更容易产生过热。因此系统散热成为令人关注的问题。在UOUT=1V的电压下维持较高的电效率是非常困难的。如果输入和输出电压之间的差值增加,更难获得高性能。为此,必须找到适合高性能、小体积、长时间运行便携系统的方案。

笔记本电脑就是要求低工作电压的便携系统之一。这些系统的核心CPU的DC/DC应用系统要求Uin=21V和UOUT=1.3V,输出电流通常高达15A,因而倾向于采用1V工作电压来减少功率消耗。低功率的便携系统可能会首先采用UOUT=1V的电压,如PDA这类手持便携系统对功率耗散的增加极其敏感,这些装置通常尺寸极小,随着功能的不断增加,散热成为首先要解决的问题。

21V电源面临的挑战

许多便携系统采用同步补偿DC/DC拓扑结构。但是,随着输出电压不断降低,以及输入电压与输出电压比值UOUT/UIN的增加,设计高效变换器变得越发困难。由于UOUT/UIN与DC/DC变换器中功率MOSFET的负载周期成正比,输出电压降低得越多,同步FET(VT2)的导通时间便越长,开关损耗对控制FET(VT1)的影响就越大。目前,某些系统同步FET的负载周期已接近95%,控制FET接近5%。如果控制FET的负载周期进一步降低,将很难控制DC/DC变换器,而同步FET的导通时间也将增加。在某些情况下,要求同步FET的导通电阻非常低,以致必须使用两个器件并联,而不是传统的一个器件。但是,随着对功率密度要求的日益提高,系统体积的缩小又与增加器件相违。可见,功率半导体的优化不仅包括改善功率密度、增加效率、减少器件数量、减小主板空间,还要减小主板设计的复杂性、减少设计工作量等。这些因素都将促进便携系统向UOUT=1V的工作电压发展,从而必须改善系统功能,增加电池寿命和缩小体积。

3优化功率半导体的1V电源性能

UOUT=1V应用的功率半导体器件,UOUT/UIN控制FET的负载周期极低,因此对开关特性有特殊的要求。需要优化的参数是开关电荷Qsw。开关过程中电荷的转移会造成功率耗散,因此应尽可能降低Qsw以减少开关损耗,减少整个装置的损耗。减少Qsw和RDS(on)的目标是降低整个品质因数(FOM)。不过,减少这两个参数会对其它参数造成影响,因而必须选择最佳的硅平台技术。

同步FET的负载周期非常长,峰值电流非常高,因此要尽可能降低RDS(on),这是同步FET的一个重要品质因数。当控制FET开启时,开关的电压(控制FET的源极电压,同步FET的漏极电压)随着dv/dt的比率增加不断上升,dv/dt值可能上升得过快,导致与同步FET的寄生电容CGD耦合,从而在同步FET栅极产生电压峰值。若这一峰值大于临界电压,同步FET将被开启。由于控制FET及同步FET均被开启,输入电源就会被短路,这会大大损坏电路性能,并造成过热及其它故障。可以通过优化同步FET的电荷比(QGD/QGS1<1) 来 避 免 Cdv/dt导 致 的 非 预 期 开 启 。 QGS1是 前 栅 临 界 电 荷 。

同步补偿拓扑结构也通过并联肖特基二极管和同步FET来改善死区时间。死区时间是指FET开关信号间的内部延迟,用来避免直通。由于肖特基的UF值低于FET自身二极管的管压降,因而在死区时间内导通过程中,电流通过肖特基,而不是同步FET的自身二极管。UF越低,对死区时间的影响就越大。并联肖特基带来的自感应可能会造成肖特基UF值的升高,甚至抵消肖特基对FET自身二极管的优势,因而应将肖特基自感应控制在较低的水平,同时优化印制电路板设计以最大限度地减少或消除杂散电感。

图1同步补偿DC/DC变换器拓扑结构

图2UOUT=1VDC/DC变换器使用双FETKY

4现有的1V电源方案

IR的双FETKYTMIRF7901D1方案将所有功率半导体器件集成在单一的SO-8封装内,UOUT=1V,工作效率超过85%,并可节省主板面积60%。从而使双FETKY方案的功率密度得到大大改善。该器件完全优化了MOSFET和肖特基半导体,适用于要求高达5A输出电流的便携系统的同步补偿DC/DC变换器。

FETKY封装设有连接控制FET、同步FET和肖特基二极管的互连结构,因而简化了电路板设计的复杂性,并有助于减少外部印制电路板占用面积和互连器件的杂散电感。与离散式方案相比,集成方案将主板占用空间降低了60%。

双DualFETKY在1V操作环境下的峰值电路内效率高达约87%,可解决低功率应用的设计难题。

随着1V工作环境从低功率便携系统向高功率系统延伸,应选择真正优化的功率半导体器件来增强系统性能。双FETKY方案可改善低至Vout=1V的工作电压的应用系统的性能。

5图片说明

图1为同步补偿DC/DC变换器拓扑结构,深色部分为控制MOSFET(VT1)、同步MOSFET(VT2)和并联肖特基二极管。每一器件都需要特别优化,以获得较高的电路效率。VT1要求低RDS(on)值和低的Qsw;VT2要求低RDS(on)及低的QGD/QGS1电荷比;肖特基要求低UF值。

双FETKY为UOUT=1V的应用提供了较高的电路效率,峰值效率约为87%。图2展示的是低功率便携系统的电路性能,可以看出,UOUT=1V时,负载功率损耗得以降低。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

9月2日消息,不造车的华为或将催生出更大的独角兽公司,随着阿维塔和赛力斯的入局,华为引望愈发显得引人瞩目。

关键字: 阿维塔 塞力斯 华为

加利福尼亚州圣克拉拉县2024年8月30日 /美通社/ -- 数字化转型技术解决方案公司Trianz今天宣布,该公司与Amazon Web Services (AWS)签订了...

关键字: AWS AN BSP 数字化

伦敦2024年8月29日 /美通社/ -- 英国汽车技术公司SODA.Auto推出其旗舰产品SODA V,这是全球首款涵盖汽车工程师从创意到认证的所有需求的工具,可用于创建软件定义汽车。 SODA V工具的开发耗时1.5...

关键字: 汽车 人工智能 智能驱动 BSP

北京2024年8月28日 /美通社/ -- 越来越多用户希望企业业务能7×24不间断运行,同时企业却面临越来越多业务中断的风险,如企业系统复杂性的增加,频繁的功能更新和发布等。如何确保业务连续性,提升韧性,成...

关键字: 亚马逊 解密 控制平面 BSP

8月30日消息,据媒体报道,腾讯和网易近期正在缩减他们对日本游戏市场的投资。

关键字: 腾讯 编码器 CPU

8月28日消息,今天上午,2024中国国际大数据产业博览会开幕式在贵阳举行,华为董事、质量流程IT总裁陶景文发表了演讲。

关键字: 华为 12nm EDA 半导体

8月28日消息,在2024中国国际大数据产业博览会上,华为常务董事、华为云CEO张平安发表演讲称,数字世界的话语权最终是由生态的繁荣决定的。

关键字: 华为 12nm 手机 卫星通信

要点: 有效应对环境变化,经营业绩稳中有升 落实提质增效举措,毛利润率延续升势 战略布局成效显著,战新业务引领增长 以科技创新为引领,提升企业核心竞争力 坚持高质量发展策略,塑强核心竞争优势...

关键字: 通信 BSP 电信运营商 数字经济

北京2024年8月27日 /美通社/ -- 8月21日,由中央广播电视总台与中国电影电视技术学会联合牵头组建的NVI技术创新联盟在BIRTV2024超高清全产业链发展研讨会上宣布正式成立。 活动现场 NVI技术创新联...

关键字: VI 传输协议 音频 BSP

北京2024年8月27日 /美通社/ -- 在8月23日举办的2024年长三角生态绿色一体化发展示范区联合招商会上,软通动力信息技术(集团)股份有限公司(以下简称"软通动力")与长三角投资(上海)有限...

关键字: BSP 信息技术
关闭
关闭