当前位置:首页 > 电源 > 数字电源
[导读]引言TMS320C6000系列(以下简称C6000系列)DSP是美国德州仪器(TI)公司近年来推出的高端产品,因其性能优良,编码效率高,性价比好等诸多优点,被广泛的用于数字图象处理,通信基站,雷达信号处理等领域。在实际的使

引言

TMS320C6000系列(以下简称C6000系列)DSP是美国德州仪器(TI)公司近年来推出的高端产品,因其性能优良,编码效率高,性价比好等诸多优点,被广泛的用于数字图象处理,通信基站,雷达信号处理等领域。在实际的使用中,因为数据吞吐量太大,很多时候单片DSP无法满足系统设计的要求,需要将两片或多片DSP进行互连,于是研究DSP间的高速通信就显得尤为重要。本文介绍了利用McBSP来实现C6000系列DSP间高速通信的软硬件设计和实现。

1.         多通道缓冲串口(McBSP)的功能和特点

多通道缓冲串口(McBSP)是TI公司标准串口的增强版本。功能强大的C6000系列的McBSP是基于TMS320C2000和C5000系列的标准串口之上的。其内部框图如图1所示。它具有如下功能和特点[1],[5]:

Ø       全双工通信;

Ø       双缓冲数据寄存器,支持连续的数据流;

Ø       独立的接收、发送帧和时钟信号;

Ø       可以直接与工业标准的编码器,模拟接口芯片和其他A/D,D/A器件通信连接;

Ø       具有外部移位时钟发生器及内部频率可编程移位时钟;

Ø       发送和接收通道数多达128路;

Ø       支持宽范围的数据格式,包括8,12,16,20,24,32位字长;

Ø       利用 律或A律压缩扩展通信;

Ø       帧同步和时钟信号的极性可编程;

Ø       可编程内部时钟和帧同步信号发生器等。

Ø    

1  McBSP的内部框图[!--empirenews.page--]

数据通过数据发送引脚(DX)和数据接收引脚(DR)与连接到McBSP的器件进行通信。时钟形式并且帧同步的控制信息通过CLKX,CLKR,FSX和FER通信。外围器件通过32位控制寄存器与McBSP通信。CPU或者DMA控制器从数据接收寄存器(DRR)读取接收的数据,而把要发送的数据写入数据发送寄存器(DXR)。写入DXR的数据通过发送移位寄存器(XSR)输出到DX引脚[2]。相似地,在DR引脚接收到的数据先进入接收移位寄存器(RSR),然后拷贝到接收缓冲寄存器(RBR)。RBR然后再拷贝到DRR,DRR中的数据才能被CPU或者DMA控制器读出。这样就允许内部数据移动和外部数据通信同时进行。还有其他一些CPU可访问的寄存器用来配置McBSP的工作机制。

2.         硬件接口

C6000系列DSP的多通道缓冲串口(McBSP)可以和其他C6000系列DSP芯片的多通道缓冲串口(McBSP)进行高速互连。为了达到最高的数据传速速度,其中的一片DSP必须同时作为时钟信号和帧同步信号的发生器,换句话说,作为发送端的McBSP在发送数据传输时钟信号的同时也发送帧同步信号,而作为接收端的McBSP只能等待主片发来的这些控制信号。图2是硬件系统的设计框图[3]。DSP0的McBSP0被配置成时钟信号和帧同步信号的发生器,即主片;而DSP1的McBSP1被配置成只能被动的等待这些控制信号。

图2 最大传输速度下的硬件互连框图

图3是C6000系列双DSP的McBSP间传输数据的信号时序图。在该时序图的例子中,DSP0的McBSP0的时钟信号频率采用其CPU主频的一半。当主片产生时钟信号和帧同步信号的同时,CLKX和FSX编程配置成输出。因为在数据最大传输情况下,不支持零数据的延迟,所以FSX引脚输出的第一个数据是非零值。在该时序图中,RCR和XCR寄存器的(R/X)DATDLY都被配置为1。图3中CLKX和FSX为主片引脚,CLKR和FSR为从片引脚。

图3 McBSP间最大传输数据时的时序图[!--empirenews.page--]

3.         软件实现

用McBSP实现C6000系列双DSP间的高速通信软件设计[4]需分别对主机DSP0和从机DSP1进行编程。软件设计的重点是对McBSP相关寄存器的设置,以使其工作在最高数据传输速度模式下。表1列出了高速通信模式下需要配置的寄存器的位段,未列出的寄存器位段采用系统默认值。

表1 高速通信模式下需配置的寄存器位段

主片DSP0的软件设计由DSP初始化,McBSP0初始化,DSP中断设置和发送数据中断设置程序构成。相似地,从片DSP1的软件设计由DSP初始化,McBSP1初始化,DSP中断设置和接收数据中断设置程序构成。图4(a)是主片DSP0软件系统流程图,图4(b)是从片DSP1软件系统流程图。

4.         数据传输速度影响因素分析

当双DSP的2个McBSP被用着高速通信接口的时候。影响数据传输速度的主要原因有以下2个:

ü       数据传输方法。例如,中断传输的优先级要低于DMA/EDMA(直接存储器访问/增强直接存储器访问),因此,要无损的传输数据,中断传输方式下的数据传输速度要明显的慢一些。

ü       数据传输的优先级。DMA/EDMA的优先级要低于CPU;或者用于传输数据的DMA/EDMA通道优先级要低于其它的DMA/EDMA通道的优先级。这些都会影响数据的传输速度。为了避免速度的降低,应该适当的配置各个通道的优先级。

当McBSP的各寄存器值都按表2的要求配置时,双DSP间的数据传输速度能达到最大。但因为C6000系列DSP的CPU主频各不相同,于是各个型号DSP间的最大传输速度也不尽相同。在理论情况下,C64X系列芯片间的传输速度最高,能达到125Mbps(兆比特每秒),C6201,C6202/B和C6203间的速度次之,能达到100Mbps。

5.         结语

本文给出了一种基于McBSP的C6000系列双DSP间的高速通信方案。本文的创新点在于:与其他的双DSP间通信方案相比较,其优点为无需增加其它通信器件,硬件线路简单,无需复杂的逻辑控制等就可实现双DSP间的高速通信。实验结果表明,该方案高速可靠,是实现C6000系列双DSP高速通信的一种理想方案。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

9月2日消息,不造车的华为或将催生出更大的独角兽公司,随着阿维塔和赛力斯的入局,华为引望愈发显得引人瞩目。

关键字: 阿维塔 塞力斯 华为

加利福尼亚州圣克拉拉县2024年8月30日 /美通社/ -- 数字化转型技术解决方案公司Trianz今天宣布,该公司与Amazon Web Services (AWS)签订了...

关键字: AWS AN BSP 数字化

伦敦2024年8月29日 /美通社/ -- 英国汽车技术公司SODA.Auto推出其旗舰产品SODA V,这是全球首款涵盖汽车工程师从创意到认证的所有需求的工具,可用于创建软件定义汽车。 SODA V工具的开发耗时1.5...

关键字: 汽车 人工智能 智能驱动 BSP

北京2024年8月28日 /美通社/ -- 越来越多用户希望企业业务能7×24不间断运行,同时企业却面临越来越多业务中断的风险,如企业系统复杂性的增加,频繁的功能更新和发布等。如何确保业务连续性,提升韧性,成...

关键字: 亚马逊 解密 控制平面 BSP

8月30日消息,据媒体报道,腾讯和网易近期正在缩减他们对日本游戏市场的投资。

关键字: 腾讯 编码器 CPU

8月28日消息,今天上午,2024中国国际大数据产业博览会开幕式在贵阳举行,华为董事、质量流程IT总裁陶景文发表了演讲。

关键字: 华为 12nm EDA 半导体

8月28日消息,在2024中国国际大数据产业博览会上,华为常务董事、华为云CEO张平安发表演讲称,数字世界的话语权最终是由生态的繁荣决定的。

关键字: 华为 12nm 手机 卫星通信

要点: 有效应对环境变化,经营业绩稳中有升 落实提质增效举措,毛利润率延续升势 战略布局成效显著,战新业务引领增长 以科技创新为引领,提升企业核心竞争力 坚持高质量发展策略,塑强核心竞争优势...

关键字: 通信 BSP 电信运营商 数字经济

北京2024年8月27日 /美通社/ -- 8月21日,由中央广播电视总台与中国电影电视技术学会联合牵头组建的NVI技术创新联盟在BIRTV2024超高清全产业链发展研讨会上宣布正式成立。 活动现场 NVI技术创新联...

关键字: VI 传输协议 音频 BSP

北京2024年8月27日 /美通社/ -- 在8月23日举办的2024年长三角生态绿色一体化发展示范区联合招商会上,软通动力信息技术(集团)股份有限公司(以下简称"软通动力")与长三角投资(上海)有限...

关键字: BSP 信息技术
关闭
关闭