CD4518双BCD加法计数器应用电路举例
扫描二维码
随时随地手机看文章
;; ;lCD4518双BCD加法计数器集成电路AT45DB161D-SU的特性及引脚排列
;;; CD4518是一种同步计数器。它的主要特点是时钟触发脉冲既可用上升沿,也可用下降沿。芯片采用8421编码,在CD4518内部有两个完全相同的计数器。对于任何一个计数器,有两个时钟输入端CP和EN。若用上升沿触发,则信号由CP端输入;若用下降沿触发,则信号由EN端输入,并使CP端为低电平。CR端为清零端,当该端加高电平或正脉冲时,计数器输出端均为“0”。
;;;;CD4518采用16脚双列直插式封装,其引脚排列如图5 - 70所示。;;;;;;;;;;
;;; 秒计数电路如图5 - 71所示,它主要由秒信号发生电路、计数电路、译码及显示电路等部分组成。
;;; IC1是一块石英集成电路5G5544,它与32768Hz晶体构成振荡器,从IC1的第③脚输出周期为2s的脉冲信号,经VD3、VD4和VT1组成或非逻辑电路及电平转换,可得到秒信号脉冲的输出。IC1的工作电压为1. 2~2V,故采用VD1、VD2及Ri降压向IC1提供工作电压。
;;; IC2为双BCD加法计数器CD4518,内部的两个计数器经级联形成二位计数电路,如若需要更多位的计数,则可进行更多级的级联。;;;;;;;;;;
;;; IC3、IC4为BCD-7段锁存/译码/驱动器CD4 511,用来将IC2的计数结果泽成七段笔划码,并驱动数码管IC5、IC6显示计数结果。这样,随着秒信号脉冲不断加入IC2a,由数码管IC5、IC6显示出计数的秒数。
;;; Sl是清零开关,当按动Sl时,IC2a、IC2b的Cr端获一正脉冲,使电踣清零复位。