将ILA Core、ICON Core和VIO Core插入到设计中一
扫描二维码
随时随地手机看文章
(1)ila com、icon core和vio core可以作为一个ip core插入到设计巾,运行ise lo.1navigator,打开设计文件.
(2)为建立xco文件,选择【project】-【new source】命令,弹出【new source wizard】对话挺。选择【ip(core generator&architccmre wiard)】义件类型并输入文仵名test_chip、如图1所示。
图1 选择源文件类型并输入文件名
(3)单击【next】按钮,选择【debug 8c verification】选项并展开【chipscope pro】选项,如图2所示。分别选择icon(integrated controller)和ila(integrated logic analyzer)这两个core插入到设计中。
图2 展开【chipscope pro】选项
(4)选择ila(integrated logic analyzer)core,单击【next】按钮,将出现图3所示的界面,将core命名为“ila_core”。
■ 【number of trigger ports】下拉列表框:为输入触发端口数,可以选择相应的ila core输入触发端口的数目,每个ila core最多可以提供16个输入触发端口。
■【max sequence levels】下拉列表框:为触发条件序列器设置,最大为16个级别。“0”表示没有触发条件序列器,原理如图4所示。从图中看出,触发条件序列器是—个简单的循环状态机。当触发条件满足的情况下,最大可传递16个状态 。前一级的输出(条件满足)作为下一级的条件,依此类推。
■ 【use rpms】复选框:是否选择相对布局或定位宏(relationally placed macros)来生成一个独立的core,可能阻止布局布线器对区域内用于放置chipscope pro内核的所有逻辑进行布局优化。为了保证较好的时序特性,通常需要使用rpm,但会占用较多的逻辑资源。
图3 添加chipscope pro ila模块
图4 触发条件序列器原理
■ 【enable trigger output port】复选框:是否需要输出触发条件满足信号,该信号通常用于系统的监控和逻辑设计。
■ 【 sample on】下拉列表框:选择采用上升沿或下降沿触发。
■ 【 sample data depth】下拉列表框:采样数据的深度,与所选器件有关。
■ 【 enable storage qualification 】复选框:作用等同于触发条件,指存储器限制条件。但它与满足触发(trigger)条件有所不同'是trigger的一种补充。当被测逻辑满足触发条件后,也可以通过该选项来控制是否能够记录到存储器中,默认为使能。
■ 【data same as trigger】复选框:数据和触发器是否选择相同。数据与触发信号相同是常用模式,因为用户可以捕获和采集来自ila的任何数据。在这种模式下,ila core省略了数据输入端口,因此可以减少对clb和布线资源的占用。但是总的数据宽度不能大于256位。如果不选择该复选框,那么数据和触发信号完全独立。当采样的数据位宽小于触发宽度时,这种模式能减少采集的数据,节省blockram资源。
(5)单击【next】按钮,进入ila参数设置对话框,如图5所示。需要对每个触发器端口分别进行设置,每个ila core最多可以提供16个输入触发端口。各个触发端口的参数将在图中设置,包括触发宽度和触发条件判断单元的类型和数目。触发端口由一条或多条信号线组成,信号线的总数称为“触发宽度”,最多可达256。触发匹配单元是一个比较器,它和触发端口相连,用于检测触发端口是否满足特定的条件。一个触发端口可以有1~16个触发匹配单元,这些触发条件判断单元可以组合起来构成逻辑分析仪的触发条件用于捕获数据。触发匹配单元设置得越多,占用的逻辑资源越多。因此在满足设定触发条件要求的情况下,应尽量减少触发匹配单元的数目。
图5 ila模块参数设置对话框