Synplicity为HAPS ASIC原型设计系统增添新成...
扫描二维码
随时随地手机看文章
创新型ic设计与验证解决方案供应商synplicity有限公司日前宣布为haps(high-performance asic prototyping system)产品系列增添新成员haps-51。haps-51采用fpga阵列xilinx virtex-5 lx330和板上存储器,加快了asic验证的速度。先前的haps系统在存储器存取方面采用子板,而最新的haps-51则采用位于板上并靠近fpga器件的存储器。因此,haps-51系统提供了一种低成本、高性能的原型设计解决方案,能显著缩短当前极具挑战性的soc设计的开发时间。haps系统是synplicity功能强大的confirma全速asic/assp验证平台的核心。 haps-51系统采用模块化的可延伸架构,提供了专为满足soc设计人员和软件开发人员需求而设计的多种有效功能与特性。与所有haps系统一样,haps-51也采用hapstrak标准,这是一系列有助于确保前后代haps主板间及子板间进行互连与扩展的引脚布局和机械特性标准。fpga与板上ddr2存储器模块紧密相连,可实现灵活高速的存储器存取,这使haps-51成为适合soc设计的一款支持嵌入式处理器和较大软件内容的独特验证平台。与所有haps-50系统一样,haps-51也采用可编程时钟发生器,支持高级监控和自检测特性以及远程配置与设置功能。此外,多块功能板可以叠加或互联,以支持众多尺寸的asic、assp或soc设计。 synplicity负责硬件平台部的总经理lars-eric lundgren指出:“我们直接响应于客户的需求,设计了存储器与fpga直接相连的haps系统。haps-51系统的独特特性结合synplicity的fpga综合技术与调试软件为设计小组提供了一款出色的解决方案,从而可满足当前高级、复杂设计方案的验证需求。” 关于haps haps(高性能asic原型设计系统)是一款基于fpga的高性能、高容量asic原型设计和仿真系统。haps是一种模块化的系统,采用多个fpga主板以及标准或定制子板,可以多种方式叠加。标准子板的功能丰富,其中包括视频处理;支持多种类型的存储器;可接口于以太网、usb、pci express以及arm代码模块。 关于confirma synplicity的confirma平台是一款高度集成、简便易用、综合而全面的全速asic/assp验证工作流程,能显著加速asic、assp以及soc设计的功能验证。confirma平台包括certify多fpga实施工具、haps以及采用totalrecall技术的identify pro可视化和调试软件。上述工具相互配合使用,将实现目前高性能的asic和assp验证平台。