当前位置:首页 > 单片机 > 单片机
[导读] 一、ARM的指令结构1、ARM汇编程序组成:汇编指令+伪操作+宏指令(instruction directive pseudo-instruction);伪操作:定义符号、数据等使用宏指令:使用宏定义指令方式2、汇编指令的组成:操作码、操作条件(根据CPS

 一、ARM的指令结构

1、ARM汇编程序组成:

汇编指令+伪操作+宏指令(instruction directive pseudo-instruction);

伪操作:定义符号、数据等使用

宏指令:使用宏定义指令方式

2、汇编指令的组成:

操作码、操作条件(根据CPSR中的N、Z、C、V等标志)、操作数(源、目的/地址或寄存器)、条件、地址变化等等;

3、ARM指令和简化的Thumb指令可以相互跳转

B、BL、BLX、BX带L表示考虑LR寄存器,而X实现不同指令模式的切换;

4、批量操作地址的方式分类

IA、IB、DA、DB

A:after B:before I:increment D:decrement

亦即:事后递增 事先递增 事后递减 事先递减 四种方式;

5、栈类型及寻址

FD ED FA EA

F:full E:empty D:descending A:Ascending

FULL/EMPTY栈:区别在于指向栈定的指针是否指向有效数据,是则为FULL栈,否则为EMPTY栈;

DESCENDING/ASCENDING: 数据栈按内存地址减小方式增长为DESCENDING栈,相反为ASCENDING栈;

二、ARM的存储系统及MMU和MPU的差别与联系

1、ARM的存储系统

CASHE及WRITE BUFFER技术用于缩小内存和处理器之间差距;

存储类型:ROM(FLASH/ROM)+RAM(SRAM、DRAM、SDRAM[ sychronization DRAM])

ARM采用协处理器CP15来进行存储器的管理;

2、存储器管理单元MMU

MMU可以实现对内存的精细控制:16域\段:1M\大页 64KB\小页 4KB\小页1KB

MMU主要实现的功能:

1、物理地址和虚拟地址的映射;

2、memory读写权限AP的设置;

3、B、C(buffer-ability 和 cachability)是否可以使用cache和写缓冲;

是否使用MMU功能:可以通过CP15的寄存器进行使能设置;

对于MMU实现需要引入页表(translate table)机制,页表存储在内存,系统通常提供一个寄存器来存储页表的基地址,为了解决内存访问速度问题,采用类似cache方式,引入快表TLB(translation lookaside buffer)机制,小的快速的存储期间来存储当前需要访问的地址变换页表。(相应块表可以存在无效、锁定等操作。)

页表中存储着虚拟地址对应的物理地址、访问权限、缓冲特性等。

页表根据设置空间使用情况分为:分为一、二级页表;粗粒度二级表和细粒度二级表;一级页表包含以段为单位的地址变换条目以及指向二级页表的指针。二级页表包含以大小页为单位的地址变换条目。

关于访问控制权限:需要C1寄存器的R、S控制位和页表中AP来共同控制;

关于域:最多支持16个域,设置每个域的访问控制特性,可以控制是否从页表得到访问权限...

3、MPU与MMU差别

MPU只是简单支持MMU一小部分功能:不支持虚拟地址和实地址的映射;不支持页表;(MMU需要更多硬件来支持相应的功能);

MPU最多可以分为8个域,对相应的域进行B、C、AP的设置;

同样CP15可以控制MPU的功能开关,对于域的设置可以存在地址的重叠,一般如果地址重叠,后面的域设置具有更高的优先级;

4、CACHE及WRITE BUFFER技术

cache和写缓冲用来解决CPU速度大于内存的问题,而cache得成本比内存高;

cache高速缓冲存储器,可以数据指令分开,也可以使用同一cache;

cache有写回法和写通法:写回法指CPU写数据写入cache,而写通法是指数据修改cache的同时,也写入内存。

cache内容和内存地址的映射:有全相联映射方式、直接映像方式、组组相联映像方式。

cache的存储空间小于内存,所以存在cache内容的替换问题,ARM中cache的替换算法:随机替换和轮转法

5、快速进程上下文切换(fast context switch extension,FCSE)

主要解决多个进程映射虚拟地址映射重叠问题,简单理解增加了进程ID PID来区分,解决这个引起的开销问题。

小贴士:

1、关于ASR LSR ROR RRX的差别:

--ASR 算数右移;

--LSR 逻辑右移 和ASR差别在符号位;

--ROR 循环右移;

--RRX 带扩展的循环右移 主要是用CPSR中的C填充移入,并且移出的位改写C(carry out)位;

2、使用cache应注意的问题

写入数据只写入cache的情况下,如果硬件如DMA资源直接从物理地址取数据,需要注意同步问题。可以在触发硬件资源之前操作cache内容同步到内存中。

3、子程序参数的传递规则

可变参数:R0~R3,多与4个参数,则用栈来进行传送;返回一个32整数用R0,64位R0-R1,浮点通过f0、D0、s0传送?

4、MMU和MPU差别参考:

ARM Architecture Reference Manual

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

9月2日消息,不造车的华为或将催生出更大的独角兽公司,随着阿维塔和赛力斯的入局,华为引望愈发显得引人瞩目。

关键字: 阿维塔 塞力斯 华为

加利福尼亚州圣克拉拉县2024年8月30日 /美通社/ -- 数字化转型技术解决方案公司Trianz今天宣布,该公司与Amazon Web Services (AWS)签订了...

关键字: AWS AN BSP 数字化

伦敦2024年8月29日 /美通社/ -- 英国汽车技术公司SODA.Auto推出其旗舰产品SODA V,这是全球首款涵盖汽车工程师从创意到认证的所有需求的工具,可用于创建软件定义汽车。 SODA V工具的开发耗时1.5...

关键字: 汽车 人工智能 智能驱动 BSP

北京2024年8月28日 /美通社/ -- 越来越多用户希望企业业务能7×24不间断运行,同时企业却面临越来越多业务中断的风险,如企业系统复杂性的增加,频繁的功能更新和发布等。如何确保业务连续性,提升韧性,成...

关键字: 亚马逊 解密 控制平面 BSP

8月30日消息,据媒体报道,腾讯和网易近期正在缩减他们对日本游戏市场的投资。

关键字: 腾讯 编码器 CPU

8月28日消息,今天上午,2024中国国际大数据产业博览会开幕式在贵阳举行,华为董事、质量流程IT总裁陶景文发表了演讲。

关键字: 华为 12nm EDA 半导体

8月28日消息,在2024中国国际大数据产业博览会上,华为常务董事、华为云CEO张平安发表演讲称,数字世界的话语权最终是由生态的繁荣决定的。

关键字: 华为 12nm 手机 卫星通信

要点: 有效应对环境变化,经营业绩稳中有升 落实提质增效举措,毛利润率延续升势 战略布局成效显著,战新业务引领增长 以科技创新为引领,提升企业核心竞争力 坚持高质量发展策略,塑强核心竞争优势...

关键字: 通信 BSP 电信运营商 数字经济

北京2024年8月27日 /美通社/ -- 8月21日,由中央广播电视总台与中国电影电视技术学会联合牵头组建的NVI技术创新联盟在BIRTV2024超高清全产业链发展研讨会上宣布正式成立。 活动现场 NVI技术创新联...

关键字: VI 传输协议 音频 BSP

北京2024年8月27日 /美通社/ -- 在8月23日举办的2024年长三角生态绿色一体化发展示范区联合招商会上,软通动力信息技术(集团)股份有限公司(以下简称"软通动力")与长三角投资(上海)有限...

关键字: BSP 信息技术
关闭
关闭