IIC-China 2013:如何满足复杂的系统时钟设计?
扫描二维码
随时随地手机看文章
IIC-China 2013开展首日,Silican Labs的技术牛人黄云腾博士为IIC观众们带来一场精彩的技术应用课程(TAC):《系统时钟策略:灵活的频率选择和可自定的时钟方案》,并且受到现场观众的热烈回应。
针对文章开头提出的问题,由于系统中将用到多颗SoC、带多个扩展口、通讯协议,也可能存在多个无线标准,因此,对于石英、晶振、参考时钟、引脚的要求和指标都将各不相同,这让时钟树的设计变得棘手。黄云腾博士表示,Silican Labs拥有全面的一站式供应的时钟供应服务,从不同价格/性价比、频率控制到时钟处理及分配IC,Silican Labs都提供产品覆盖各种应用的各种需求。
Silican Labs提供时钟需求的一站式供应服务
本次TAC演讲旨在探讨如何在众多诸如离散共振器、晶体震荡器、MEMS震荡器、扇出缓冲器、时钟综合器等选项中,为工程师们的应用设计选择最佳频率控制源及最佳时钟树分配方案。
黄云腾博士认为,合理利用这些控源及时钟分配IC,便可以帮助设计工程师们实现系统的“低成本/高性能”的优化目标。
Silicon Labs解决方案: 4 颗IC
在有些情况下,系统可能只需要无源共振器,而在其他很多系统中,采用集成时钟芯片可以在简化物料清单,降低物料成本,增强系统性能,配置灵活性及可测试性等方面带来很多优势。
Silicon Labs由于拥有其独特的DSPLL技术而能够获得传统方案不能实现的“任意频率”的输入和输出。
DSPLL的技术优点
使用灵活的任意频率XO/VCXOs
黄云腾博士,Silicon Labs商务拓展总监
黄博士前后效力芯科科技12年,担任过各类重要的技术及管理工作。他曾带领设计团队开发了多款极具创意的时钟芯片,广播音频芯片及无线通讯芯片。作为杰出工程师及商务拓展部长,黄博士当前负责公司的长期战略投资及新产品策划。在被芯科收购之前,他曾于2006至2007任深圳核源总裁及之后的深圳芯科总经理至2008年。黄博士是29项美国专利的发明人,并发表过12篇IEEE技术论文。他从俄勒冈州立大学电机系获得博士学位,上海交大获得电子工程学士学位。此外,他还拥有宾西法尼亚大学沃顿商学院的工商管理硕士。