S2C原型验证平台让IP快速得到通行证
扫描二维码
随时随地手机看文章
SoC产品开发,IP的集成和复用能力很关键,而IP能否被采用则取决于其是否经过相关验证,进而在仿真系统上的快速验证更是用户日益增长的需求。快速SoC/ASIC原型验证方案提供商S2C(思?芯)董事长兼首席技术官陈睦仁表示,SoCIP的目的是与中国SoC开发行业的人士交流最新SoC设计和硅IP技术,提供快速SoC原型验证解决方案。
SoCIP 2011上海站研讨会场
陈睦仁介绍,S2C基于FPGA的电子系统级设计方案,采用了自有的TAI IP技术,使得设计工程师可以快速而安全地使用所需的IP(FPGA格式),在S2C FPGA平台上整合成SoC设计原型,进而可以实现软件的同步开发。通过把高效的原型验证方法学与大量的原型验证就绪的IP(Prototype Ready IP)和先进的SoC设计解决方案结合起来,S2C能够显著缩短SoC设计周期。
陈睦仁表示,SoC原型验证已成为SoC设计的主流,可大大缩短SoC设计周期。而基于FPGA的SoC/ASIC原型验证,则是用来为SoC 或ASIC设计提供原型的一种方法,可用于硬件验证及早期软件开发。作为SoCIP研讨展览会的主办者,S2C为亚太区的SoC专业设计人员与国际上领先的IP和SoC解决方案供应商建立相互沟通的平台。
软硬件协同设计是快速开发产品、降低产品开发成本的有效途径,随着软件开发在SoC整体开发内的比重持续增加,SoC开发进度将会产生巨大影响,而SoC原型验证正是为SoC开发商提供了能验证SoC功能的验证系统。陈睦仁表示,其功能一旦通过验证,硬件和软件的研发便可同时进行。当使用SoC原型验证为软件开发平台时,由于软件在真实系统条件下运行,因此不仅比计算机模拟快出多个数量级,还能尽快发现硬件错误。
SoCIP 2011是S2C主办的第四届研讨展览会,据思?芯(上海)信息科技有限公司CEO林俊雄介绍,S2C自2003年成立以来一直专注于提供快速SoC原型验证解决方案,包括基于FPGA的高速SoC原型验证硬件及软件,第三方原型验证就绪的IP(Prototype Ready IP),SoC设计、原型验证和生产服务。而SoCIP技术研讨会加IP产品展示的合作商,则从2008年开始的5家发展到2011年的15家以上。
SoCIP年会的参展商均为EDA与IP供应商,今年的参展商包括Allegro、Andes、 Technology、C*Core、CAST、Cosmic Circuits、InPA、IPGoal、Northwest Logic、PerfectVIPs、SpringSoft、Tensilica、Transwitch、Vivante与S2C。
SoCIP 2011上海站IP展示区
但由于搭建获得一个满足应用性能要求的多颗FPGA平台存在太多的困难,更困难的是客户往往还需要原型验证平台能够提供可靠和简单的方式,把设计分割到多颗FPGA设计并支持跨FPGA的调试。陈睦仁表示,由于这些难以解决的困难存在,许多SoC设计项目经理并不愿意选择原型验证,而Quad S4 TAI Logic Module设计刚好可以解决这些所有问题,更为重要的是,S2C发布的TAI Player Pro 4.1软件,已能支持跨越4个FPGA的设计分割。
日前,S2C最新发布了最大容量的SoC/ASIC原型验证系统,这是个基于4个Altera Stratix IV 820 FPGA的Quad S4 TAI Logic Module,能够容纳高达3280万门的设计,并且拥有S2C第4代原型验证系统的所有优点,包括电源管理机制、冷却机制、噪声屏蔽和方便的SD卡下载等。
林俊雄表示,最新验证平台的推出,是对公司2010年6月首次发行的第4代技术的扩展。仅用了9个月时间就已交付100多套基于第4代Altera Stratix的双FPGA和单FPGA S4 TAI Logic Module,新的Quad S4将帮助设计者完成更大更复杂的SoC/ASIC设计原型搭建。在原型的性能上能够接近真实系统性能,这一点对目前的设计流程非常关键。只有这样,SoC硬件验证才能与软件开发同步并在实际情况中得以验证。
最新的S2C原型验证平台具有如下特点:
● 高容量- 配有4个Altera Stratix IV 820 FPGA的每个主板能容纳高达3280万门的设计
● 板载DDR2/DDR3内存- 每个主板有2个板载DDR2和2个板载DDR3 SODIMM插槽,能够满足不同的高速储存应用需求。
● 1920 Flexible I/O- 每个FPGA在4个连接器上有480 I/O并且每个连接器上的I/O电压可单独调节为1.5/1.8/2.5/3.0V。
● 灵