目标设计平台让FPGA的使用更加简单
扫描二维码
随时随地手机看文章
“不过,对使用FPGA而言,最重要的是软件和设计开发环境,这也是FPGA应用设计面临的最大挑战。我们的重点是努力使FPGA的使用过程更加简单。我们提出的目标设计平台(TDP)的概念,就是先完成FPGA系统开发中所需的70~80%的工作,而让客户投入主要精力去完成最后的差异化工作。”赛灵思(Xilinix)全球营销与业务拓展高级副总裁Vin Ratford最近在接受《电子系统设计》的采访时表示。
图1:赛灵思全球营销与业务拓展高级副总裁Vin Ratford。
赛灵思的目标设计平台降低了FPGA的设计门槛,使FPGA的应用设计变得更加简单。目标设计平台是硅芯片(FPGA)、工具、电路板、IP、参考设计以及软件的集成组合,使客户能够缩短开发应用基础架构的时间,进而可以有更多时间在其设计中创造独特的价值。每个新型FPGA 的基本平台都可提供所有FPGA 设计人员所希求或需要的平台组件。这些组件可通过特定领域平台为特定领域的工程师(即:逻辑/连接、嵌入式、DSP或系统设计人员)带来价值。
目标设计平台包含五个关键部分:新的赛灵思Virtex-6 和 Spartan-6 FPGA器件;支持和集成业界成熟设计方法的设计环境;采用业界标准FPGA多层连接器的可扩展板和套件;提供接口的IP内核;强大的参考设计。目标设计平台从上到下分为四层:基础平台、领域专用平台、特定市场平台和致力于差异化设计的客户设计(见下图)。 用户通过在基础目标平台上自行添加赛灵思即将推出的领域专用平台、特定市场平台产品,可将设计方案的大部分比较基础的工作实现自动化。这种方法不仅有助于用户加速产品上市进程,而且还可以将大部分精力集中在产品差异化上。
图2:赛灵思的目标设计平台完全旨在提高用户的工作效率。
赛灵思设计库中的大部分IP 与参考设计均专门针对汽车、消费类电子产品、军事/航空、通信、AVB 与ISM 等特定市场,因而最适用于特定市场平台。比如,赛灵思一直为3G基础架构提供各种应用方案,也是最早在LTE方面进行研发投入的公司,在中国的TD-SCDMA应用上也有很多投入。赛灵思已发布的完整的LTE前端设计方案(LTE DFE)包括:高度优化的数字上变频(DUC)、数字下变频(DDC)以及削峰(CFR)模块,从而共同构成一个完整的LTE射频子系统,这是业界第一款也是唯一一款完整LTE方案。
“从目前进展看,现在TDP处于第4层的建设阶段,我们已推出基础目标设计平台,预计在今年年底,完成第3层,即领域专用平台的建设。实际上,TDP永远没有完工的期限,我们会不断更新和发展。” Vin介绍道。
今年6月推出的基础目标设计平台在完全集成的评估套件中融合了 ISE设计套件 11.2版本、扩展的IP系列以及面向Virtex-6或Spartan-6 FPGA的预验证参考设计,可帮助设计团队大幅缩短开发时间,从而集中工程设计资源以提高产品差异化。基础目标设计平台结合优化的开发工具,为打造面向各种市场和应用领域的基于 FPGA 的片上系统解决方案,提供了更简单、更智能的设计方法。
“FPGA的参考设计都是假设用户对FPGA有一定的认知基础,而我们希望把FPGA器件变成和标准器件一样,提供即开即用的产品。” Vin说,“在提升FPGA易用性方面,我们比照的对象是ASIC/ASSP厂商,例如TI、ST等。”
而要想目标设计平台获得成功,最关键就是合作伙伴。事实上,其中的很多平台都是赛灵思携手第三方生态系统合作伙伴进行设计和实施。9月中旬赛灵思亚太联盟合作伙伴峰会活动在深圳的成功举办,意味着其亚太地区的设计服务提供商和开发板厂商与赛灵思已经在密切合作,为确保客户采用新一代 FPGA实现商业成功做好了充分准备。通过这次活动,参与者能在新推出的40nm Virtex-6 FPGA 和 45nm Spartan-6 FPGA 系列产品的基础上进一步加强与赛灵思及其目标设计平台战略的合作。