Avago率先通过40纳米工艺技术取得28Gbps的SerDes性能表现
扫描二维码
随时随地手机看文章
Avago Technologies日前宣布已在40纳米CMOS工艺技术上取得28Gbps的串化器/并化器(SerDes)性能表现。这一里程碑标志着集成SerDes知识产权(IP)的专用集成电路(ASIC)可实现更高的带宽应用,从而提高数据在服务器、路由器和其他网络、计算和存储应用程序中的通信速度。
“SerDes IP作为Avago性能突破历程上的一项重要成就,我们首次即正确实现了无与伦比的复杂硅晶片设计,”Avago公司ASIC产品事业部副总裁兼总经理Frank Ostojic指出,“本公司已为主要客户生产这类28Gbps的高性能产品,引领有线通信市场的突破性进展。”
由于采用了模块化和多重速率结构,Avago的SerDes内核具有非常高的集成度。Avago能够将200多个SerDes通道整合于一个单一型的ASIC中,突破1.9亿出货量,场效应管数超过40亿。SerDes内核的主要差异在于采用独特的决策反馈等化(DFE)技术,从而降低整体电源功耗。在同类产品中实现最佳的数据延迟、抗噪能力、抖动和串音干扰性能。
SerDes的出货总通道数已经超过9500万,Avago在提供可靠性和高性能的ASIC产品上拥有辉煌的纪录。凭藉三十多年的设计经验、成熟领先的阶层式设计方法以及涵盖多重标准的知识产权,本公司奠定了为有线通信市场打造复杂化ASIC产品的成功基础。Avago丰富广泛的SerDes产品组合不仅解决了光学、铜电缆以及背板应用设计的灵活性,还支持包括PCI Express、光纤通道、XAUI、CEI-11G、10GBASE-KR和SFI等标准。