当前位置:首页 > 智能硬件 > 半导体
[导读]元器件交易网讯 11月20日消息,据外媒Electronicsweekly报道,世界一流的FPGA、CPLD和ASIC半导体生产商Altera公司宣布,研发出4个新的IP核设计,拓展更新了MegaCore IP 核系列,具有超高性能和超低延迟等特点,其中包

IP核设计 提供15%时序余量0' title='Altera推出4个新IP核设计 提供15%时序余量0' style="display: block; margin-left: auto; margin-right: auto;" />

元器件交易网讯 11月20日消息,据外媒Electronicsweekly报道,世界一流的FPGA、CPLD和ASIC半导体生产商Altera公司宣布,研发出4个新的IP核设计,拓展更新了MegaCore IP 核系列,具有超高性能和超低延迟等特点,其中包括100G Interlaken、100G Ethernet、 40G Ethernet 和 10G Ethernet IP。

新的IP核设计支持的系列包括Stratix V FPGA系列、第10代FPGA IP内核系列、SoC IP内核系列等。

同时,Altera公司拓展更新的4个IP内核新设计提供了15%的时序余量,产品设计能够快速实现时序收敛。此外,公司内部开发的Interlaken知识产权(IP)内核,通过了通用性测试。IP内核完全符合Interlaken协议定义1.2版,可提供高性价比无风险解决方案,并能在FPGA中迅速实现。

Altera公司元器件产品市场资深总监Luanne Schirrmeister评论说:“Interlaken协议支持高速芯片间的数据包传送,是设备生产商采用的流行解决方案,Altera致力于通过前沿FPGA为用户提供全套的Interlaken解决方案。通过提供支持数据速率高达10-Gbps的Interlaken解决方案,Altera推进了业界向100G系统的发展。”

MegaCore IP内核系列包含的新IP内核有:

100G Interlaken IP内核——利用软PCS提供低于200ns往返延迟

100G以太网IP内核——提供160ns的延迟

40G以太网IP内核——提供现有40G以太网IP核基础上尺寸小于40%以及低于60%的延迟

10G以太网IP内核——提供现有基础上尺寸小于20%和更低24%的延迟

IP内核供货信息

数据中心和网络设备开发人员可以通过最新的Quartus II软件13.1版来使用所有IP内核,Quartus II v13.1软件下载请登录Altera公司网站。

如果需要了解Altera最新IP内核的详细信息,请访问http://www.altera.com.cn/products/ip/news/ip-whats-new.html

(元器件交易网龙燕 编译)

外媒原文:

Altera has made four new IP cores available in its MegaCore library – an ultra-high performance and ultra-low latency 100G Interlaken, 100G Ethernet, 40G Ethernet and 10G Ethernet IP.

Developers of data centres and networking equipment can use the cores by downloading Altera’s Quartus II software v13.1.

All IPs included in the MegaCore IP library are validated and demonstrated in silicon.

The IP cores deliver 15 percent timing margin for faster timing closure.

The new Interlaken and Ethernet IP cores are optimised for use in Altera’s high-performance Stratix V FPGA as well as future Generation 10 FPGAs and SoCs.

Customers today via early access software are using these cores in 20 nm Arria 10 FPGAs.

The new IP cores included in the MegaCore IP library include:

100G Interlaken IP Core which leverages a soft PCS to deliver roundtrip latency under 200ns.

100G Ethernet IP Core – with latency of 160ns

. 40G Ethernet IP Core – 40 percent smaller and 60 percent lower latency than existing 40G Ethernet IP core.

10G Ethernet IP Core – 20 percent smaller and 24 percent lower latency than any existing 10G Ethernet IP core.

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

9月2日消息,不造车的华为或将催生出更大的独角兽公司,随着阿维塔和赛力斯的入局,华为引望愈发显得引人瞩目。

关键字: 阿维塔 塞力斯 华为

加利福尼亚州圣克拉拉县2024年8月30日 /美通社/ -- 数字化转型技术解决方案公司Trianz今天宣布,该公司与Amazon Web Services (AWS)签订了...

关键字: AWS AN BSP 数字化

伦敦2024年8月29日 /美通社/ -- 英国汽车技术公司SODA.Auto推出其旗舰产品SODA V,这是全球首款涵盖汽车工程师从创意到认证的所有需求的工具,可用于创建软件定义汽车。 SODA V工具的开发耗时1.5...

关键字: 汽车 人工智能 智能驱动 BSP

北京2024年8月28日 /美通社/ -- 越来越多用户希望企业业务能7×24不间断运行,同时企业却面临越来越多业务中断的风险,如企业系统复杂性的增加,频繁的功能更新和发布等。如何确保业务连续性,提升韧性,成...

关键字: 亚马逊 解密 控制平面 BSP

8月30日消息,据媒体报道,腾讯和网易近期正在缩减他们对日本游戏市场的投资。

关键字: 腾讯 编码器 CPU

8月28日消息,今天上午,2024中国国际大数据产业博览会开幕式在贵阳举行,华为董事、质量流程IT总裁陶景文发表了演讲。

关键字: 华为 12nm EDA 半导体

8月28日消息,在2024中国国际大数据产业博览会上,华为常务董事、华为云CEO张平安发表演讲称,数字世界的话语权最终是由生态的繁荣决定的。

关键字: 华为 12nm 手机 卫星通信

要点: 有效应对环境变化,经营业绩稳中有升 落实提质增效举措,毛利润率延续升势 战略布局成效显著,战新业务引领增长 以科技创新为引领,提升企业核心竞争力 坚持高质量发展策略,塑强核心竞争优势...

关键字: 通信 BSP 电信运营商 数字经济

北京2024年8月27日 /美通社/ -- 8月21日,由中央广播电视总台与中国电影电视技术学会联合牵头组建的NVI技术创新联盟在BIRTV2024超高清全产业链发展研讨会上宣布正式成立。 活动现场 NVI技术创新联...

关键字: VI 传输协议 音频 BSP

北京2024年8月27日 /美通社/ -- 在8月23日举办的2024年长三角生态绿色一体化发展示范区联合招商会上,软通动力信息技术(集团)股份有限公司(以下简称"软通动力")与长三角投资(上海)有限...

关键字: BSP 信息技术
关闭
关闭