CEVA为先进无线基础设施打造新型浮点向量DSP
扫描二维码
随时随地手机看文章
CEVA-XC4500 还提供出色的功效,且LTE 2x2 Pico-Cell 基频处理所需的功率可低至100mW。 这款最新一代的DSP现在可提供授权许可,并且已获一级无线基础设施供应商的设计采用。 CEVA市场行销副总裁Eran Briman表示,这款DSP的设计可以实现基础设施的SoC产品,将基于软体的架构和经最佳化的硬体加速器相互结合,从而实现在任何无线基础架构使用情况下的最大性能和功效。
CEVA并与ARM密切合作,以确保可全面支援其最新的产业标准互连和一致性协议,以便让共同的客户可以充分利用设计ARM + CEVA-XC多核心SoC与生俱有的优势。 CEVA-XC4500整合了??一系列专为满足无线基础设施应用情况下最先进使用案例所需的特性,包括:在28nm制程下高达1.3GHz的性能、针对基频应用而最佳化且功能强大的向量DSP引擎,在全部向量上支援定点和浮点(IEEE相容) ISA。
CEVA-XC4500 以一组混合用于DSP卸载的最佳化硬体引擎,实现软体定义架构,此外提供广泛的紧耦合加速模组(TCE);该核心经由ARM AMBA 4 ACE,使用包括硬体快取记忆体一致性的先进资料快取记忆体,实现完全的快取记忆体功能,并使用混合的ARM AMBA 4相容汇流排和快速互连(FIC) 汇流排,实现先进的系统互连。
此外CEVA-XC4500具备自动化资料通讯管理功能,提供完全平行的硬体加速管理,无需DSP干预;其动态工作调度则可实现均衡的系统设计,根据系统负载进行执行时间任务分配。 由这些特性所带来的整体成果是一功能强大的DSP架构,可让客户满足各种无线基础设施使用案例需求,包括小型基地台 、大型基地台和cloud RAN (C-RAN)、Wi-Fi卸载、无线回程,以及远端无线电头(radio head)等。
CEVA-XC4500 DSP架构还有CEVA-Toolbox的支援;CEVA-Toolbox是一完整的软体发展环境??,整合有用于先进向量处理器的Vec-C编译器技术,让整个架构可以使用C语言来进行程式设计。 整合式的模拟器和分析器可提供完整系统的精确建模,包括:快取记忆体、DMA控制器、介面、紧耦合扩展等等。 CEVA-Toolbox还包括一套首次用于CEVA-XC4500的LTE/LTE-Advanced eNodeB程式库,能搭配现有用于Wi-Fi、TD-SCDMA、WCDMA、HSPA+等丰富的程式库套件。