加速SFI-5应用的硬件验证解决方案(赛灵思)
扫描二维码
随时随地手机看文章
该参考设计已经在赛灵思ML525评估平台上完成了硬件验证,并且建立了信号失真、温度、工艺和电压波动等方面的参数,从而可以保证接口是可靠的,完全符合OIF SFI-5标准。采用业界功耗最低的收发器(每对发射器/接收器功耗均小于100mW),这一基于Virtex-5 LXT FPGA的参考设计采用了17个收发器,其中16个用于数据传输,另一个用于校准。
赛灵思联盟计划合作伙伴Avalon Microelectronics公司为40Gbps 应用提供的IP产品可为有线网络设计人员的40G系统设计提供更多基于Virtex-5 LXT FPGA的解决方案。这些40Gbps 应用IP产品包括符合SxI-5的SFI-5 物理层内核、40G SONET-768/SDH-256内核(支持POS)以及43G OTU-3(支持 G.709 FEC 或其它增强FEC)。
免费的SFI-5接口参考设计可从http://www.xilinx.com/cn/spi_sfi下载。Virtex-5 LX330T FPGA现在即可供货,ML525开发板将于2008年5月开始供货