65纳米高性能网络交换处理器(创意电子)
扫描二维码
随时随地手机看文章
台湾创意电子(GUC)成功完成一款65纳米高性能网络交换处理器的设计,具有5000万门级和400兆赫兹的运行速度。 创意电子使用Cadence® Encounter®数字实现系统设计出了大型、复杂的芯片,整体芯片设计时间实现了显著的缩短。
这些改进是通过Encounter数字实现系统一流的设计规划-装配、高度可预测的区块时序闭合流程,以及端到端多处理能力包括Superthreaded布线得以实现的。 另外,在这一层次化设计中通过采用自顶向下的时序预算编制和使用动态时序建模技术的虚拟扁平方法学,创意电子获得了良好的区块级实现质量,从而实现了一次迭代芯片集成成功。
该65纳米超高性能网络交换处理器能够在3GHz频率进行传输,并含有一个10Gigabit的附加单元接口(XAUI),可实现高速互操作。 这一5000万门的设计被分割为18个区块,最大的分区有1200万门。 因为包含芯片级原型和预算/分割的周转时间(TAT)可在一天内完成,设计师们得以专注于解决设计问题,而不用再担心工具的运行时间。 较早完成的时序、面积和拥塞预估加上最低限度的用户干预,使创意电子得以更快、更容易预测的方式完成布局规划。
为了应对区块级实现中的七个工艺拐角和两种各不相同的约束模式,创意电子转向使用Encounter数字实现系统的高性能区块时序闭合流程。该流程使用流线型的软件架构能在端对端区块实现上获得运行时间缩短,同时又能满足苛刻的时序性能要求。 此外,创意电子还利用Cadence NanoRoute®Router的superthreading能力,大幅缩短了该设计的布线运行时间。 Encounter数字实现系统中的集成式Encounter时序系统签收能力,还在实现和签收间减少了迭代次数,带来了更容易预测的收敛。