Cadence数字、签核与定制/模拟工具助力实现三星7LPP和8LPP工艺技术
扫描二维码
随时随地手机看文章
楷登电子(美国 Cadence 公司) 今日宣布其数字、签核与定制/模拟工具成功在三星电子公司7LPP和8LPP工艺技术上实现。较前代高阶工艺节点FinFET技术,7LPP和8LPP工艺技术不仅进一步优化了功耗、性能和面积特性,扩展能力也更为出色。目前,客户已经可以应用下一代技术开始早期设计。
Cadence定制/模拟、数字和签核工具全面满足三星工艺需求,支持实现7LPP和8LPP工艺技术;三星客户可开发各类复杂的高阶节点设计,充分满足移动市场和其他垂直市场的应用需求。
目前,三星7LPP工艺采用的数字与签核工具包括Innovus™ 设计实现系统和针对DRC的物理验证系统;采用的定制/模拟工具为Virtuoso® 先进工艺节点平台,包括Spectre® APS仿真器、Spectre® XPS仿真器、Virtuoso ADE产品套件、Virtuoso版图布局套件和Virtuoso原理图编辑器。此外,预计在2017年6月底前,三星7LPP工艺还将采用Quantus™ QRC提取解决方案和针对LVS及MVS的物理验证系统。
三星8LPP工艺采用的数字与签核工具包括Innovus™ 设计实现系统、Quantus QRC提取解决方案和物理验证系统;采用的定制/模拟工具为Virtuoso® 先进工艺节点平台,包括Spectre® APS仿真器、Spectre® XPS仿真器、Virtuoso ADE产品套件、Virtuoso版图布局套件和Virtuoso原理图编辑器。
“我们与Cadence开展紧密合作,确保其定制/模拟、数字和签核工具帮助客户迅速、轻松地发挥高阶节点技术的优势,”三星电子代工厂设计团队高级副总裁Jaehong Park表示。“能够尽早有Cadence上述工具的支持对我们的客户非常重要,唯有如此才能在紧迫的上市时间内将设计交付大规模量产客户。”
“在三星工艺应用的Cadence工具可帮助客户提升产品功耗、性能和面积性能,在各自市场中保持竞争力,”Cadence执行副总裁兼数字与签核事业部及系统验证事业部总经理Anirudh Devgan博士表示。“Cadence与三星代工厂展开密切合作,以高效的工作模式让双方共有客户受益,即便是最复杂的高阶节点FinFET设计也能迅速完成实现。”