当前位置:首页 > 电源 > 功率器件
[导读]如今,除了逻辑元件和其他专用电路元件外,典型的微控制器 (MCU) 包括用作工作存储器的 SRAM 和用作储存存储器的闪存。当前业界遇到的闪存问题是,要将浮栅 (FG) 的制造工艺

如今,除了逻辑元件和其他专用电路元件外,典型的微控制器 (MCU) 包括用作工作存储器的 SRAM 和用作储存存储器的闪存。当前业界遇到的闪存问题是,要将浮栅 (FG) 的制造工艺对逻辑门性能的影响降到最低(图 1)。为此,制造商通常会使用多达 10 个的额外掩膜层,这必然会增加其复杂性和成本。在 《28nm 的节点, 逻辑部分的工艺将迁移到高 k 栅介质/金属栅极(HKMG),由于 HKMG 的热预算有限,将导致工艺集成更为复杂。

一文告诉你嵌入式 STT MRAM 磁隧道结阵列的加工是靠什么来完成的?

 

 

图 1:带闪存(左)和 STT MRAM(右)的 MCU 集成方案

另一方面,在后端工艺 (BEOL) 中集成自旋转移矩 MRAM (STT MRAM) 较为容易,只需要3个额外的掩膜(图 1)。此外,与 STT MRAM 相比,闪存的能耗较大。STT MRAM 具有前景的特性(快速、非易失性、低功耗和在低温下易于实现 BEOL 集成)使大多数主要逻辑和存储器厂商开始逐步开发 STT MRAM 技术。除 MCU 外,由于 STT MRAM 可以实现相比于 SRAM 更高的密度,STT MRAM也正在被开发用于取代 SRAM,用作 《10nm 节点的最后级缓存。

STT MRAM 的每个存储单元都由磁隧道结 (MTJ) 组成,其最基本的形式是由夹在两个磁性薄膜(约 10-30? 厚的 CoFeB)间的薄介质隧穿势垒膜(约 10? 厚的 MgO)组成。在 MTJ 堆叠中实际有许多额外的薄膜层(参见示例中的图 2a),并且自 2007 年以来已作为硬盘驱动器 (HDD) 中的读取传感器进行制造。

一文告诉你嵌入式 STT MRAM 磁隧道结阵列的加工是靠什么来完成的?

 

 

图 2:(a) pMTJ 堆叠细节、(b) 和 (c) 所示为 pMTJ 阵列的横截面图和俯视图

但是,针对 HDD 中单独的 MTJ 器件与 STT MRAM 中垂直 MTJ (pMTJ) 器件阵列的要求是完全不同的。关于pMTJ 薄膜堆叠层沉积和蚀刻工艺设备的创新对于制造密度/性能有竞争力的 STT MRAM 至关重要。此外,即将生产 STT MRAM 的存储器制造厂晶圆初始的产量比 HDD 磁头制造厂高 10-20 倍,因此在设计设备时,设备的正常运行时间是要考虑的关键因素。

应用材料公司已在公司的 Endura 平台上针对 pMTJ 堆叠层沉积(具有可控微观结构、清洁界面和sub-? 精度的多层薄膜)开发出多阴极 PVD 室以及各类原位热处理室。此外,还针对蚀刻 pMTJ 阵列开发了用于密集阵列中非易失性磁性材料的特别蚀刻技术。[1]

为了评估 pMTJ 沉积和蚀刻设备的性能,在梅丹技术中心设计并制造了 1R pMTJ 阵列测试芯片。最小存储单元尺寸 130nm x 130nm(图 2)等同于 28nm 节点处的 22F2,相当于约 1Gb 密度。这些测试芯片已在高通公司进行过电性分析,结果也在2015和2016的国际电子元件会议(IEDM)中共同发表。[2, 3]下列段落中讨论的这些结果,着重关注使用 Endura PVD 系统和特别蚀刻技术制造的 pMTJ 阵列性能。

一个关键的性能指标是蚀刻后 MTJ 阵列的 TMR%(隧道磁电阻)。对于间距为 130nm 和 50nm 直径的 pMTJ 阵列,平均 TMR 约为 150%

(图 3)。电阻(RP)的西格玛/平均值 《8%。这两个数值都表明蚀刻过程中的蚀刻损伤极小。通过优化 pMTJ 堆叠层中的自由层 (FL) 材料,在阵列中可获得低至约 90uA 的P-AP 翻转电流(35ns 翻转脉冲)(图 4)。

 

 

 

图 3:采用不同阵列间距和 CD 的 TMR 百分比图

 

 

图 4:通过自由层 (FL) 优化来降低翻转电流

最后,通过优化 MgO 沉积室的设备硬件设计,如图 5 所示,可使约 10? MgO 隧道势垒层的击穿电压从约 1.2V(标准)显着提高到约 1.5V(改进后)。如我们的工作中所演示,这对于提高耐用性至 》1015 个写入周期至关重要。[3]我将在下一篇博客中进一步探讨这个问题。

 

 

图 5:通过工艺和设备硬件优化实现 MgO VBD 改进

1. Lin et al., IEEE Trans of MagneTIcs, vol. 51 2015 p4401503

2. Park et al., 26.2, IEDM 2015

3. Kan et al., 27.4, IEDM 2016

1. Lin 等,IEEE Trans of MagneTIcs,vol. 51 2015 p4401503

2. Park 等,26.2,IEDM 2015

3. Kan 等,27.4,IEDM 2016

Mahendra Pakala

Mahendra Pakala 负责 STT MRAM 的开发工作,包括磁隧道结堆叠层和 MTJ 阵列制造工艺的技术路线图。他拥有辛辛那提大学材料科学专业的博士学位,并已获得 30 多项专利。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

9月2日消息,不造车的华为或将催生出更大的独角兽公司,随着阿维塔和赛力斯的入局,华为引望愈发显得引人瞩目。

关键字: 阿维塔 塞力斯 华为

加利福尼亚州圣克拉拉县2024年8月30日 /美通社/ -- 数字化转型技术解决方案公司Trianz今天宣布,该公司与Amazon Web Services (AWS)签订了...

关键字: AWS AN BSP 数字化

伦敦2024年8月29日 /美通社/ -- 英国汽车技术公司SODA.Auto推出其旗舰产品SODA V,这是全球首款涵盖汽车工程师从创意到认证的所有需求的工具,可用于创建软件定义汽车。 SODA V工具的开发耗时1.5...

关键字: 汽车 人工智能 智能驱动 BSP

北京2024年8月28日 /美通社/ -- 越来越多用户希望企业业务能7×24不间断运行,同时企业却面临越来越多业务中断的风险,如企业系统复杂性的增加,频繁的功能更新和发布等。如何确保业务连续性,提升韧性,成...

关键字: 亚马逊 解密 控制平面 BSP

8月30日消息,据媒体报道,腾讯和网易近期正在缩减他们对日本游戏市场的投资。

关键字: 腾讯 编码器 CPU

8月28日消息,今天上午,2024中国国际大数据产业博览会开幕式在贵阳举行,华为董事、质量流程IT总裁陶景文发表了演讲。

关键字: 华为 12nm EDA 半导体

8月28日消息,在2024中国国际大数据产业博览会上,华为常务董事、华为云CEO张平安发表演讲称,数字世界的话语权最终是由生态的繁荣决定的。

关键字: 华为 12nm 手机 卫星通信

要点: 有效应对环境变化,经营业绩稳中有升 落实提质增效举措,毛利润率延续升势 战略布局成效显著,战新业务引领增长 以科技创新为引领,提升企业核心竞争力 坚持高质量发展策略,塑强核心竞争优势...

关键字: 通信 BSP 电信运营商 数字经济

北京2024年8月27日 /美通社/ -- 8月21日,由中央广播电视总台与中国电影电视技术学会联合牵头组建的NVI技术创新联盟在BIRTV2024超高清全产业链发展研讨会上宣布正式成立。 活动现场 NVI技术创新联...

关键字: VI 传输协议 音频 BSP

北京2024年8月27日 /美通社/ -- 在8月23日举办的2024年长三角生态绿色一体化发展示范区联合招商会上,软通动力信息技术(集团)股份有限公司(以下简称"软通动力")与长三角投资(上海)有限...

关键字: BSP 信息技术
关闭
关闭