摘 要:随工艺的演进,集成电路发展已经进入超深亚微米阶段,芯片的成本、,性能、功耗、信号完整性等问题将成 为制约SOC芯片设计的关键问题。文章基于65GP工艺的实际项目模块级物理设计,在现超深亚微米下,对芯片的低功耗、 congestion,信号完整,性等后端物理设计等关键问题进行了细致研究,并提出了一些新方法和新思想,从而提高了signoff的交 付质量,完成了tapeout要求。
拥塞管理是指网络在发生拥塞时,如何进行管理和控制。FIFO队列不对报文进行分类,按报文到达接口的先后顺序让报文进入队列,采用尽力而为的转发模式,PQ队列是针对关键业务应用设计的。