专门针对手持设备设计,采用130nm优化设计技术,超低功耗,数字和核工作电压1.2V,输入输出电源1.8V,输入/输出引脚可以承受3.3V;典型功耗25mW,采用24个引脚的QFN封装,引脚间距0.5mm,外形尺寸4mm×4mm;内建锁相环(PLL),支持多种时钟输入。
专门针对手持设备设计,采用130nm优化设计技术,超低功耗,数字和核工作电压1.2V,输入输出电源1.8V,输入/输出引脚可以承受3.3V;典型功耗25mW,采用24个引脚的QFN封装,引脚间距0.5mm,外形尺寸4mm×4mm;内建锁相环(PLL),支持多种时钟输入。