本文主要基于芯片测试目的,针对外围电路中的环路滤波器设计来进行讨论,文中给出了一种简单、易行的工程化计算方法和流程,并对其进行了验证测试,测试结果满足芯片测试的需要。这种方法已经应用于多款
小数分频频率合成器在测试时必须外接一个环路滤波器电路与压控振荡器才能构成一个完整的锁相环电路。其外围电路中环路滤波器的设计好坏将直接影响到芯片的性能测试。以
摘要:对锁相环环路滤波器进行简单分析,对ADIsimPLL 3.1模拟软件的功能特点做了简要介绍,并利用仿真软件对一款频率合成器的环路滤波器进行仿真设计,结果表明该软件在设计应用中方便快捷,能够帮助设计出满足指标
直扩导航系统中数字科思塔斯环的FPGA设计与实现
1、引言 扫频信号发生器能产生频率随时间作均匀变化、等幅的正弦信号作为被测网络的测试信号[1]。当等幅扫频信号加于被测网络或系统时,网络或系统的输出幅度将按自身的幅频特性变化。从而,能够测出被测网络或系统
1、引言 扫频信号发生器能产生频率随时间作均匀变化、等幅的正弦信号作为被测网络的测试信号[1]。当等幅扫频信号加于被测网络或系统时,网络或系统的输出幅度将按自身的幅频特性变化。从而,能够测出被测网络或系统