本文章着重介绍了在高速数字电路中电阻元件、电容元件、电感元件、铁氧体元件的特性与应用,高速数字电路的PDN设计,高速数字电路的去耦电路设计,FPGA的PDN设计。
提出基于ADSP-TS101的信号处理系统,引入信号完整性分析,通过对数模混合部分,高密度(HD)电路及系统时钟的设计,从布局、布线等方面研究了高速数字电路硬件设计的几个关键技术,较好地解决了系统中主处理器在较高工作频率下稳定工作的问题,提高了系统性能。通过仿真结果基本达到设计要求
提出基于ADSP-TS101的信号处理系统,引入信号完整性分析,通过对数模混合部分,高密度(HD)电路及系统时钟的设计,从布局、布线等方面研究了高速数字电路硬件设计的几个关键技术,较好地解决了系统中主处理器在较高工作频率下稳定工作的问题,提高了系统性能。通过仿真结果基本达到设计要求