TI多核 DSP KeyStone 新突破---JESD204B接口以速度致胜
扫描二维码
随时随地手机看文章
随着SoC设计领域的激烈竞争,为了满足市场的需求。近期,德州仪器 (TI)推出一款通过整合数字前端和JESD204B串行接口的66AK2L06片上系统(SOC),该系统将采集速度提升了三倍,使得现有的数据采集方案有了突破性的进展。
现任德州仪器(TI)华北区业务拓展经理庞金鹏表示,66AK2L06 SoC集成了JESD204B串行接口、数字前端(DFE)、DSP C66四核心和ARM Cortex A15 双核心处理器,让总体电路板封装尺寸实现了高达66%的缩减,功耗减少到60%,产品的成本降低了50%,通过系统级预验证和参考设计与高性能技术的软件可编程性使产品的上市时间快3倍,节省了设计和验证的时间,满足了高速数据生成和采集市场性能的要求。
图:德州仪器(TI)嵌入式处理器业务拓展经理庞金鹏
据庞金鹏介绍,过去的系统设计中,高速的数模转换器/模数转换器、模拟前端需要用FPGA或ASIC芯片做桥接,通过LVDS串行高速转换信号总线连接到DSP处理器上。JESD204B串行接口是直接连接到66AK2L06上。采取这样的串行接口连接方式可以使系统简单、功耗降低。此外,庞金鹏表示,66AK2L06为现有的数据采集接口方案提供了新的选择。如果用户提出体积更小,功耗更低的要求,那么可以把原来的FPGA+DSP架构替换成Lamarr平台,特别是需要用到JESD204B接口连接高速模拟器件或数模转换器的情况。
图:66AK2L06与过去处理器对比
同时,最新数据转换器和FPGA正在从并行LVDS和CMOS数字接口升级为JESD204B串行接口。对于当前大多数设计中,LVDS功耗比较低,但速度在往上提升的能力有限,用CMOS速度提升的比较好,但功耗存在很大问题,基于这样的目的,JESD204B串行接口应运而生,这也是继高速转换器和FPGA接口之后的最新技术。它采用的是电流型逻辑(CML)输出驱动器,分辨率不低于14位,速度不低于200MSPS,转换器输出端的数据率达到12.5Gbps,使传输速率更快、功耗更低、集成度更高。
庞金鹏还向21IC记者介绍,TI还会继续推出66AK2LX系列产品,在航空电子、防御系统、医疗以及测试与测量等市场领域实现创新,使用户见证无限应用的可能。
在高速数据生成和采集的市场中,性能才是关键!JESD204B串行接口在获取数据方面贡献很大,而针对未来SOC设计的诸多挑战中,相信TI还将奉上更多高性能、低功耗多核器件的稳健产品组合。