• 基于DDS技术的杂散分析及抑制方法

    频率合成技术起源于二十世纪30年代,当时所采用的频率合成方法是直接频率合成。它是利用混频、倍频、分频的方法由参考源频率经过加、减、乘、除运算,直接组合出所需要的的频率。它的优点是捷变速度快,相位噪

  • RTEMS管理机制与USB驱动程序设计

    介绍RTEMS实时操作系统和USB协议,分析RTEMS系统的设备管理机制,详细描述RTEMS操作系统下的USB设备驱动程序的设计与实现。该设计根据USB的特点,通过合理的层次划分,将驱动程序分为硬件抽象层和设备类驱动层,在硬件抽象层完成对USB设备控制器的操作,在设备类驱动层实现对各类USB设备命令的处理,保证了驱动程序易于移植和扩展。按照RTEMS的设备管理机制,为在RTEMS上运行的任务提供了标准I/0系统调用。

  • Cache结构的低功耗可重构技术研究

    在分析Cache性能的基础上介绍了当前低功耗Cache的设计方法,提出了一种可重构Cache模型和动态可重构算法。Cache模型能够在程序运行过程中改变相联度和大小,动态可重构算法能够在运行时针对不同的应用程序对可重构Cache进行配置。通过对Cache的动态配置,不仅可以提高Cache命中率,还能够有效降低处理器的功耗。

  • 基于SOA的网卡银行客户评估系统研究与实现

    针对当前网上银行个人客户分布中存在着明显的“二八”效应,提出基于Ajax的网上银行客户评估系统,从交互性、性能等角度探讨SOA和Ajax技术,并结合SOA和Ajax实现集数据采集、模型建立、模型评估与高端客户预测的网上银行客户评估系统。该系统基于B/S结构,解决了网上银行个人客户分布存在的“二八”效应,提高了Web系统数据响应时间和数据传输效率,实现了跨平台操作,并减轻了服务器端的负担,且通过实践验证了系统的有效性。

  • 基于数据挖掘的入侵检测系统的改进与实现

    针对已有Apriori算法存在的问题,设计新的基于引用作用度的Apriori_lift算法,从而提高关联规则的挖掘性能。通过实验仿真,结果表明Apriori_lift算法在挖掘结果方面明显优于Aprio ri算法。应用Apriori_lift算法对现有的基于数据挖掘的入侵检测系统进行改进。改进后的系统在挖掘网络数据包方面可以有效地发现数据包中各属性之间的相关性,利用这一特点并结合协议分析、入侵分析等技术,可以通过挖掘结果中的规则去准确而高效地锁定攻击者,从提高了系统检测性能。

  • 基于DSP无线抄表系统设计

    为实现短距离无线抄表,以DSP2812为控制核心,采用先进的电能采集芯片CS5460A,对电压、电流、功率等进行测量和计算。同时采用无线收发模块nRF2401A对数据进行无线收发,在微处理器的控制下对数据进行处理后向上级系统发送,实现了采集终端和控制终端之间的短距离无线通信。采用DS1302作为系统时钟芯片,为系统采集电能提供了准确的时间信息。

  • Sobel边缘检测的FPGA实现

    为了采用FPGA来实时实现Sobel边缘检测,设计者往往自己编写代码。在此介绍基于QuartusⅡ提供的参数可设置宏功能模块,实现Sobel边缘检测的新方案。该方案获得了比用户编写的代码更优的综合和实现结果,节省了宝贵的设计时间,并且获得了很好的边缘检测效果。

  • 优化无线基站中功率放大器的性能与效率

    随着需要在有限的无线频谱上承载日益增加的数据流量,无论是用户还是数字内容的快速增长都为无线基础局端承受着巨大的压力。满足上述需求将产生高能耗,进而导致基站系统的购置成本及其运行费用攀升。将无线信号从

  • 时间触发模式下的ProtothreadS设计应用

    Protothrcads是一种无需堆栈的极轻量级线程。本文旨在讨论Protothrcads在时间触发模式系统中所能发挥的优势。以一个具体例子为依据,详细介绍了如何使用经过改进之后的Protothrcads构建一个多任务调度器,并使之顺利应用于时间触发模式的系统中。

  • 基于FPGA的DDS信号发生器设计

    介绍基于DDS的信号发生器工作原理和设计过程,并对关键模块及外围电路进行了仿真和误差分析。经功能验证和分析测试,达到了预定的各项技术指标。旨在建立一种以FPGA为核心,功能可裁剪、波形任意调整的高性能信号发生器设计方法。采用该设计法将有效地降低开发成本,提高设计效率,并具有一定的工程指导意义和实用价值。

  • 基于统计分析的H.264快速模式选择算法

    为了提高H.264算法的效率,在对各种模式进行统计分析的基础上,针对SKIP模式,提出一种将SKIP模式与inter16×16模式的率失真代价进行比较的快速判决算法;针对inter8×8模式,提出了一种基于纹理预测的快速选择算法;针对intra4×4模式,提出了一种简化算法。实验结果显示,相对与JM 8.6参考软件,PSNR平均下降0.05 dB左右,而编码时间平均下降38%,由此说明此算法能有效地提高H.264的编码效率。

    模拟
    2009-09-18
    IP INTER INTRA BSP
  • 基于VHDL的多功能可变模计数器设计

    可变模计数器作为一种基本数字电路模块,在各种数字系统中应用广泛。在对现有的可变模计数器的研究基础上,在QuartusⅡ开发环境中,用VHDL语言设计一种功能更加强大的可变模计数器,它具有清零、置数、使能控制、可逆计数和可变模等功能,并且对传统的可变模计数器的计数失控问题进行研究,最终设计出一种没有计数失控缺陷的可变模计数器,并以ACEX1K系列EP1K30QC208芯片为硬件环境.验证了其各项设计功能。结果表明该设计正确,功能完整,运行稳定。

  • 基于符号模拟的电路中错误诊断方法研究

    错误诊断是在逻辑芯片中预测潜在错误点的过程。为了快速有效地诊断电路中的错误,提出一种将符号模拟技术应用到基于区域模型的错误诊断法上的新思想,具体方法是通过对要诊断的电路进行区域划分,然后利用符号模拟方法依据两种测量标准对各个区域候选者进行可疑度的等级排序,从而对电路中所含错误进行判断。可疑度越高的区域,其作为错误候选者的可能性越大。该方法利用符号模拟技术,不需要对向量空间进行穷尽的列举,因而在空间和时间上是有效的。

  • CAN总线PC适配卡设计

    本文首先介绍PC I总线控制器PCI9052与CAN总线通信控制器SJA1000的工作原理,并且介绍了PCI总线和CAN总线通信控制器接口的硬件和软件实现方法。

  • 基于SPI的MAX7221与MCU连接

    MAX7221是一款可级联的串行输入/输出的显示驱动器,单片最多可驱动多达8个数码管,在仪器仪表设计中广泛应用。它与MCU的连接通常使用I/O直接模拟时序法或者UART串行通信法,这两种方法存在程序复杂,速度慢和易出错等不足。阐述了MAX7221与MCU进行连接的另一种方法——SPI连接法,给出电路图及关键子程序。实验证明,相比于其他方法,此法更加简便易行,且通信速率更高。

    模拟
    2009-09-17
    MCU SPI MAX7221 BSP
发布文章