讨论如何使用CPLD实现单片机与曼彻斯特编解码器的接口。
提出一种基于FPGA技术的多路模拟量、数字量采集与处理系统的设计方案,分析整个系统的结构,并讨论FPGA内部硬件资源的划分和软件的设计方案等。
介绍可编程逻辑器件的开发流程,叙述EDA工具Quartus II和LeonardoSpectrum在Altera公司CPLD器件开发中的应用。
固定几何结构的FFT算法及其FPGA实现。
本文介绍一种利用CPLD器件实现的可编程的性能良好的IRIG-B码源。
针对一些恶劣的电磁环境对随机存储器(RAM)电路误码影响的情况,根据纠错编码的基本原理,提出简单实用的能检查两位错误并自动纠正一位错误的EDAC算法。
本文介绍的测频方法,不仅消除了直接测频方法中对测量频率需要采用分段测试的局际,而且在整个测试频段内能够保持高精度不变。
采用VHDL语言设计,用CPLD控制模/数转换电路,完成多路模拟输入的高速同步数/模转,具有容错和自检能力。
介绍高速图像采集系统的硬件结构及工作原理,讲述FPGA在图像采集与数据存储部分的VHDL模块设计,给出采集同步模块的VHDL源程序。
根据单片机I2C串行扩展的特点,在EDA软件MaxplusII的环境下,利用AHDL语言,建立IP核。
介绍模拟峰值电压的检测方式,叙述基于Verilog-HDL与高速A/D转换器相结合所实现的数字式快速轴承噪声检测方法,给出相关的Verilog-HDL主模块部分。
介绍使用现代EDA手段设计核物理实验常用仪器——定标器的原理和实现方法。
Cadence设计系统公司今天发布了专为Cadence Encounter RTL Compiler综合技术实现新的低功耗能力,可提升芯片质量(QoS)。Encounter RTL Compiler现在通过将多目标全局优化扩展到动态及泄漏功耗优化,以一种全新的方
不懈追求创造体积更小、功能更强大的集成电路的英飞凌科技公司(FSE、NYSE股票代码:IFX),设在慕尼黑的实验室最近取得了新的突破——这里的研究人员成功开发出全球最小的纳米晶体管,其沟槽长度仅为18纳米,几乎是
FSI国际有限公司(纳斯达克:FSII)今日宣布:一家领先的欧洲集成电路制造商在现场评估项目成功地验证了缺陷排除之后,已经购买多套ANTARES®CX超凝态过冷动力学清洗系统。这些系统将用于先进器件平面结构或元件结构的