作者:邱正伟 沈锦飞 沈东辉 周克冬引言目前,高频感应加热电源的输出功率调整主要是通过改变逆变器的输出频率或改变逆变器的输入直流电压方式来实现的。改变逆变器的输出频率实现输出功率的调节是目前普遍采用的一种
引言8位单片机在嵌入式系统中应用广泛,然而让它直接与PCI总线设备打交道却有其固有缺陷。8位单片机只有16位地址线,8位数据端口,而PCI总线2.0规范中,除了有32位地址数据复用AD[3~0]外,还有FRAME、IRDY、TRDY等重
SEPIC,Zeta和双开关降压-升压转换器是三款常见的非反向降压-升压拓扑结构,这些拓扑结构提供正向输出以及升压/降压功能。当运行在降压-升压模式中时,所有三个转换器会经历高电流应力和高传导损耗。然而,通过使双开
引言由于传统的多波形函数信号发生器需采用大量分离元件才能实现,且设计复杂,这里提出一种基于CPLD的多波形函数信号发生器。它采用 CPLD作为函数信号发生器的处理器,以单片机和CPLD为核心,辅以必要的模拟和数字
Altera公司宣布,提供工业级温度范围以及功耗更低的MAX IIZ器件,从而进一步增强了MAX II® CPLD系列。MAX IIZ CPLD完美的结合了逻辑密度、I/O和小外形封装,静态功耗降低了55%,非常适合低成本和低功耗应用。这
摘要 RS(Reed—Solomon)编码是一种具有较强纠错能力的多进制BCH编码,其既可纠正随机错误,又可纠正突发错误。RS编译码器广泛应用于通信和存储系统,为解决高速存储器中数据可靠性的问题,文中提出了RS编码的实
摘要:随着图像处理技术及传感器技术的不断发展,高清数字图像取代模拟图像成为一种趋势。设计了一种基于HD-SDI技术的高清图像处理系统,可通过FPGA+DSP架构对1080P全高清图像进行采集和字符叠加,并实时进行目标提
摘要:针对FPGA访问USB设备存在传输速率低、资源消耗大、开发复杂的缺点,提出了一种将ARM处理器与FPGA相结合实现高速访问USB设备的方案。该方案利用ARM处理器的USB Host读取USB设备数据井缓存于高速内存,采用乒乓
单片机产生的脉冲信号源由于是靠软件实现的,所以输出频率及步进受单片机时钟频率、指令数和指令执行周期的限制。文中介绍了一种以CPLD为核心的脉冲信号源,脉冲信号源的参数(频率、占空比)由工控机通过I/O板卡设置,
摘要:用ALTERA公司MAX7000系列CPLD芯片实现单片机与PC104 ISA总线接口之间的并行通信,给出系统设计方法及程序源代码。包括通信软件和AHDL设计部分。关键词:CPLD ISA总线 并行通信CPLD(Complex Programmable Logi
摘要:CPLD可编程技术具有功能集成度高、设计灵活、开发周期短、成本低等特点。介绍基于ATMEL 公司的CPLD芯片ATF1508AS设计的串并转换和高速USB及其在高速高精度数据采集系统中的应用。关键词:CPLD 串并转换 USB可
OLED作为从设备,主设备通过SPI控制协议和OLED模块进行通信,硬件接口为PMOD接口,OLED模块内部集成SRAM存储设备缓存显示数据。OLED模块使用4wire SPI串行方式,其信号包含:SCK(时钟),CS(片选),MOSI(master output
在可编程技术发展的最初阶段,可编程能力出现了两个极端。一个极端的代表是单核CPU和DSP单元。这些器件使用含有一系列可执行指令的软件来进行编程。对于编程人员,在概念上以连续的方式来开发这些指令,而高级处理器
由于电子设计日渐复杂,设计人员通常需要采用各种不同类型的功能,但他们无法具备所有的专业知识、资源和时间。这促使了半导体知识产权(SIP)市场的增长,预计2017年将达到57亿美元。某些复杂设计使用的各种SIP模块甚
实时计算经常要求中断针对事件快速做出响应。只要掌握Zynq SoC中断结构的工作原理,就不难设计出中断驱动型系统。在嵌入式处理中,中断表示暂时停止处理器的当前活动。处理器会保存当前的状态并执行中断服务例程,以