原型系统简化SoC软件开发和系统验证
扫描二维码
随时随地手机看文章
产品功能的集成度越来越高,使得软件设计工作量也越来越大,特别是当IC工艺水平进入65mn后,在软件方面的投资已远大于硬件投资。这会带来以下两个问题,一是由于软件开发慢而延误了产品上市时间,二是产品出现问题多是由于软件方面的原因,但软件调试却非常不方便。此外,由于缺乏各种可负担的、而且随时可用的基于硬件的验证解决方案,一直迫使设计师们在设计周期的后期才开始硬件/软件协同验证和系统级确认,但是在最后时刻增加的系统级硬件和软件错误通常造成项目的延迟。
“如今增长的设计复杂度和紧迫的市场上市时间要求同时开发硬件和软件,并且一次就完成。随着SoC设计的复杂度大大提升,验证平台必须达到一定速度才能发挥作用。如果客户自己在公司内部开发验证平台,所需的时间长,一般4~6个月,甚至更长。HAPS-60系列通过将增强的性能和容量、预先测试过DesignWare IP和先进的验证模式,与经验证过的Confirma软件套件结合在一起,提供一系列新的特性和功能,可以加快上市时间、减少拥有成本、降低投资风险。”新思(Synopsys)公司市场总监Lawrence A. Vivolo表示。
HAPS-60系列是新思最近推出的快速原型系统,提供最高的性能、最高的容量、预测试IP和独有先进验证功能,确保了在设计周期的更早阶段开始软件开发和系统级验证。HAPS-60系列是Confirma Rapid Prototyping Platform快速原型平台的一部分,是一种易于使用和具有高性价比的快速原型系统,它采用运行在实际速度的、真实的接口,可确保早期的硬件/软件的协同验证和以接近实时的、实际运行速率实现系统级集成。HAPS-60系列内置最新的Xilinx Virtex-6器件,集性能、容量、预先测试过的IP和先进的验证功能于一身,提供了市场上最全面的原型系统。
容量增加一倍、速度提升30%、预先测试过的IP是HAPS-60系列相对上一代产品的三个显著优点。HAPS-60系列的运行速度比HAPS的上一代产HAPS-50提高了30%,支持高达200MHz的时钟频率,可支持要求实时接口的各种应用,比如视频、蜂窝数据和实时网络流量。
新思市场总监Lawrence A. Vivolo介绍快速原型系统HAPS-60系列。
“HAPS-60系列运行速度的提升不仅得益于采用了Xilinx Virtex-6器件(HAPS-5.0采用Xilinx Virtex-5器件),还得益于新思在原型板上采用了先进的技术。例如,HAPS-60采用了高速时分复用(HSTDM)技术,支持1Gbps的数据速率,增加了互连带宽。我们还自行设计了部分连接器,以提供更好的信号完整性。此外,HAPS-60还采用了先进的的电源管理和高达40层的PCB技术,这些都帮助提高了HAPS-60系列的运行速度。” Lawrence解释道。
HAPS系统的灵活架构,与先进的高容量分区软件和全新自动化高速时分复用(HSTDM)相结合,使HAPS-60系列实现了比其它各种原型系统更高的容量。单独的一块HAPS电路板能够支持高达1800万ASIC门(是上一代容量的两倍多)的各种设计,而且还可将多个电路板连接在一起,从而实现更高的容量。这种容量优势使设计团队能够为各种非常大的片上系统芯片建立原型。
据Lawrence介绍,HAPS-60系列还可以与HAPS-50系列连接起来使用,实现容量的扩充,这样购买了上一代产品的客户仍可以利用以前的投资。
作为最大的IP供应商,新思已经在HAPS系统上预先测试了许多DesignWare IP核, 诸如超高速SuperSpeed USB3.0、PCI Express、HDMI等。设计师们在从事系统级硬件和软件原型验证过程中,可以采用这些相同的并已经验证过的SoC产品级RTL,从而获益非浅。从原型到生产采用相同的RTL可缩短项目进度和降低风险。有了预先测试过的DesignWare IP,采用HAPS系统的项目负责人就能够将他们的工程资源集中到产品差异化和系统确认,而不是对其原型的IP部分进行验证。
此外, HAPS-60系列提供了过去原型系统所不具备的先进验证功能,使设计师们可以在设计周期的更早期采用HAPS-60系列从而缩短验证时间。基于Synopsys的高性能通用多源总线(UMRBus)技术,新的验证模式包括了通过标准PLI接口和SCE-MI 2.0事务级接口与Synopsys VCSTM、Innovator产品、C/C++程序和其它事件驱动仿真器之间的协同仿真。